中文摘要 | 第1-5页 |
Abstract | 第5-10页 |
第一章 绪论 | 第10-13页 |
·研究背景 | 第10-11页 |
·本文主要内容及章节安排 | 第11-13页 |
第二章 基于PCNN的不规则区域分割编码 | 第13-20页 |
·脉冲耦合神经网络(PCNN)基本原理 | 第13-16页 |
·脉冲耦合神经网络(PCNN)模型 | 第13-15页 |
·PCNN模型的参数 | 第15-16页 |
·基于PCNN的不规则区域分割编码(PCNNISRC)原理 | 第16-18页 |
·图像分割技术 | 第17页 |
·轮廓线编码 | 第17页 |
·区域内编码 | 第17-18页 |
·PCNNISRC编码/解码框架 | 第18页 |
·本章小结 | 第18-20页 |
第三章 操作系统搭建过程及分析 | 第20-32页 |
·OMAP3530及DevKit8000的硬件结构 | 第20-23页 |
·OMAP3530的硬件结构 | 第20-21页 |
·DevKit8000评估套件硬件结构 | 第21-23页 |
·系统启动方式及分析 | 第23-25页 |
·系统模块文件编译过程 | 第25-30页 |
·搭建交叉编译环境 | 第25-26页 |
·一级引导程序编译 | 第26-27页 |
·二级引导程序编译 | 第27-28页 |
·内核编译 | 第28-29页 |
·文件系统的制作 | 第29-30页 |
·常见问题及分析 | 第30-31页 |
·本章小节 | 第31-32页 |
第四章 软件系统及相关组件开发 | 第32-49页 |
·开发环境搭建 | 第32-33页 |
·DSP/BIOS LINK | 第33-36页 |
·DSP/BIOS LINK软件结构 | 第34页 |
·DSP/BIOS LINK的定制与配置 | 第34-36页 |
·DSP/BIOS LINK相关组件 | 第36-38页 |
·电源管理模块LPM | 第36页 |
·邻接存储器分配模块CMEM | 第36-37页 |
·DSP/BIOS LINK及相关组件挂载 | 第37-38页 |
·Codec Engine相关组件 | 第38-42页 |
·xDAIS-xDM | 第38-40页 |
·XDC(eXpress DSP Components) | 第40-42页 |
·Codec Engine | 第42-48页 |
·Codec Engine的软件结构 | 第42-44页 |
·Codec Engine的用户角色 | 第44-46页 |
·Codec Engine的相关开发 | 第46-48页 |
·本章小结 | 第48-49页 |
第五章 基于OMAP3530的图像采集与处理系统 | 第49-59页 |
·系统设计框架 | 第49-53页 |
·PCNNISRC算法的系统实现 | 第53-57页 |
·本章小结 | 第57-59页 |
第六章 总结与展望 | 第59-60页 |
参考文献 | 第60-63页 |
在学期间的研究成果 | 第63-64页 |
致谢 | 第64页 |