基于FPGA的B类LXI数字示波器的设计与仿真
| 摘要 | 第1-6页 |
| Abstract | 第6-8页 |
| 目录 | 第8-10页 |
| 第1章 绪论 | 第10-15页 |
| ·课题背景及研究的目的和意义 | 第10-11页 |
| ·LXI 总线的国内外的研究现状及分析 | 第11-13页 |
| ·示波器的发展 | 第13-14页 |
| ·本论文的主要研究内容 | 第14-15页 |
| 第2章 LXI 总线和数字示波器的相关原理 | 第15-21页 |
| ·LXI 的相关原理 | 第15-16页 |
| ·数字示波器的基本原理 | 第16页 |
| ·数字示波器的结构框图 | 第16页 |
| ·数字示波器的主要技术参数 | 第16-19页 |
| ·最大采样率 | 第17页 |
| ·分辨率 | 第17-18页 |
| ·存储深度 | 第18页 |
| ·带宽 | 第18-19页 |
| ·触发类型 | 第19-20页 |
| ·数字示波器的触发方式 | 第19页 |
| ·数字示波器的触发类型 | 第19-20页 |
| ·本设计达到的技术参数 | 第20页 |
| ·本章小结 | 第20-21页 |
| 第3章 B 类 LXI 数字示波器的模块设计 | 第21-46页 |
| ·以太网传输控制 | 第21-36页 |
| ·以太网控制器的设计 | 第24-27页 |
| ·PHY 芯片选型和接口设计 | 第27-28页 |
| ·以太网仿真结果 | 第28-29页 |
| ·TCP/IP 测试 | 第29-34页 |
| ·UDP 功能验证 | 第34-36页 |
| ·存储部分设计 | 第36-42页 |
| ·SDRAM 的整体设计 | 第36-40页 |
| ·SDRAM 的接口设计 | 第40页 |
| ·SDRAM 的时序分析 | 第40-42页 |
| ·SDRAM 的仿真 | 第42页 |
| ·AD 电路设计 | 第42-44页 |
| ·AD 的接口设计 | 第44页 |
| ·AD 的传输时序 | 第44页 |
| ·本章小结 | 第44-46页 |
| 第4章 IEEE1588 时钟对准和上位机设计 | 第46-52页 |
| ·IEEE1588 时间戳的设计 | 第46-50页 |
| ·主从时钟算法 | 第46页 |
| ·网络延迟算法 | 第46-50页 |
| ·IVI-COM 驱动上位机设计 | 第50-51页 |
| ·IVI 驱动的特点 | 第50页 |
| ·IVI 驱动的设计 | 第50-51页 |
| ·本章小结 | 第51-52页 |
| 结论 | 第52-53页 |
| 参考文献 | 第53-57页 |
| 攻读硕士学位期间所发表的学术论文 | 第57-58页 |
| 致谢 | 第58页 |