摘要 | 第1-6页 |
ABSTRACT | 第6-10页 |
第1章 绪论 | 第10-16页 |
·研究背景及意义 | 第10-12页 |
·相关技术研究现状 | 第12-14页 |
·非单频波数字调制技术 | 第12-13页 |
·全数字化验证平台 | 第13-14页 |
·研究内容 | 第14页 |
·章节安排 | 第14-16页 |
第2章 非单频波数字调制技术原理及性能分析 | 第16-28页 |
·非单频波数字调制技术原理 | 第16-23页 |
·类正弦 VMSK 调制技术 | 第16-17页 |
·VWDK 调制技术 | 第17-19页 |
·VMCK 调制技术 | 第19-21页 |
·SNCK 调制技术 | 第21-23页 |
·波形样本互相关特性分析 | 第23-25页 |
·SNCK 通信系统模型及其性能分析 | 第25-27页 |
·本章小结 | 第27-28页 |
第3章 全数字化验证平台硬件设计与实现 | 第28-43页 |
·平台整体构建和器件选型 | 第28-31页 |
·整体架构 | 第28-29页 |
·器件选型 | 第29-31页 |
·板卡的设计与实现 | 第31-35页 |
·平台底板 | 第31页 |
·总控板卡 | 第31-32页 |
·发端板卡 | 第32-33页 |
·信道板卡 | 第33页 |
·收端板卡 | 第33-34页 |
·数模(D/A)转换插板 | 第34-35页 |
·模数(A/D)转换插板 | 第35页 |
·功能电路的设计与实现 | 第35-41页 |
·FPGA 配置电路 | 第35-37页 |
·平台板卡供电电路 | 第37-38页 |
·FPDP 协议电路 | 第38-39页 |
·GTP 的时钟电路 | 第39-40页 |
·AD9777 输出电路 | 第40-41页 |
·AD9460 时钟和输入电路 | 第41页 |
·本章小结 | 第41-43页 |
第4章 SNCK 通信系统全数字化验证平台程序设计与实现 | 第43-60页 |
·系统哈序工作流哈 | 第43-44页 |
·总控板卡哈序 | 第44-46页 |
·计算机接口数据收发模块 | 第44-45页 |
·底板总线数据传输模块 | 第45-46页 |
·发端板卡哈序 | 第46-48页 |
·基带信号数据帧封装模块 | 第46-47页 |
·模拟信号调制模块 | 第47-48页 |
·信道板卡哈序 | 第48-53页 |
·信道高斯白噪声生成模块 | 第48-52页 |
·信道信噪比控制模块 | 第52-53页 |
·收端板卡哈序 | 第53-59页 |
·收端同步模块 | 第53-56页 |
·收端解调模块 | 第56-59页 |
·本章小结 | 第59-60页 |
第5章 测试及性能分析 | 第60-66页 |
·测试环境 | 第60-62页 |
·测试结果与分析 | 第62-65页 |
·SNCK 发射信号的测试与分析 | 第62页 |
·高斯白噪声的测试与分析 | 第62-64页 |
·SNCK 信号与高斯白噪声叠加的测试 | 第64页 |
·底板信号传输的测试与分析 | 第64-65页 |
·误码率测试结果 | 第65页 |
·本章小结 | 第65-66页 |
结论 | 第66-67页 |
参考文献 | 第67-70页 |
攻读硕士学位期间所发表的论文和取得的科研成果 | 第70-71页 |
致谢 | 第71页 |