EMIF到PCI主控制器的设计与验证
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-11页 |
·前言 | 第7页 |
·课题背景和来源 | 第7-8页 |
·相关技术的研究现状 | 第8-9页 |
·PCI 总线 | 第8-9页 |
·DSP 处理器 | 第9页 |
·课题研究内容及论文安排 | 第9-11页 |
·主要工作 | 第9-10页 |
·论文结构安排 | 第10-11页 |
第二章 PCI 总线协议 | 第11-25页 |
·PCI 总线结构 | 第11-12页 |
·PCI 总线信号 | 第12-16页 |
·系统时钟信号 | 第13页 |
·地址/数据信号 | 第13-14页 |
·接口控制信号 | 第14-15页 |
·仲裁信号 | 第15页 |
·错误报告信号 | 第15页 |
·中断信号 | 第15-16页 |
·PCI 总线的编址和命令 | 第16-19页 |
·编址空间 | 第16-18页 |
·交易命令 | 第18-19页 |
·总线仲裁 | 第19-20页 |
·仲裁机制 | 第19-20页 |
·PCI 总线数据传输协议 | 第20-23页 |
·PCI 总线传输控制 | 第20-21页 |
·PCI 总线读写 | 第21-23页 |
·PCI 总线传输的终止 | 第23页 |
·本章小结 | 第23-25页 |
第三章 DSP 和 EMIF 总线 | 第25-33页 |
·DSP C6713 处理器 | 第25-29页 |
·DSP 芯片的主要特点 | 第25页 |
·总体结构 | 第25-29页 |
·外部存储器接口 | 第29-31页 |
·概述 | 第29-30页 |
·EMIF 的接口特征 | 第30-31页 |
·本章小结 | 第31-33页 |
第四章 EMIF 到 PCI 接口的设计 | 第33-49页 |
·引言 | 第33页 |
·整体设计 | 第33-36页 |
·总体架构 | 第33-35页 |
·操作规则 | 第35-36页 |
·EMIF 从接口的设计 | 第36-37页 |
·异步 FIFO 的设计 | 第37-39页 |
·设计思路 | 第37页 |
·接口的实现 | 第37-39页 |
·PCI 主接口的设计 | 第39-44页 |
·主机接口的构成及功能 | 第39-40页 |
·接口控制的实现 | 第40-41页 |
·主接口的数据通道 | 第41-42页 |
·存储操作 | 第42-43页 |
·错误处理 | 第43-44页 |
·配置空间的设计 | 第44-47页 |
·命令寄存器 | 第44-46页 |
·状态寄存器 | 第46-47页 |
·本章小结 | 第47-49页 |
第五章 EMIF 到 PCI 的平台的构建与验证 | 第49-61页 |
·引言 | 第49页 |
·验证流程的介绍 | 第49-50页 |
·验证方法的介绍 | 第50页 |
·验证平台的建立 | 第50-53页 |
·验证结果的分析 | 第53-59页 |
·本章小结 | 第59-61页 |
第六章 总结与展望 | 第61-63页 |
·论文工作总结 | 第61页 |
·下一步工作展望 | 第61-63页 |
致谢 | 第63-65页 |
参考文献 | 第65-68页 |