用于DSP的事件管理器的研究与设计
摘要 | 第1-6页 |
Abstract | 第6-9页 |
第一章 绪论 | 第9-11页 |
·选题背景及意义 | 第9-10页 |
·课题主要内容 | 第10-11页 |
第二章 事件管理器介绍 | 第11-14页 |
第三章 电路模块分析与验证 | 第14-49页 |
·通用定时器模块分析与验证 | 第14-28页 |
·通用定时器原理 | 第14-15页 |
·通用定时器的输入与输出 | 第15页 |
·通用定时器预定标器 | 第15-18页 |
·通用定时器的计数方式 | 第18-22页 |
·通用定时器的比较操作 | 第22-27页 |
·通用定时器计数器 | 第27-28页 |
·全比较单元模块分析与验证 | 第28-40页 |
·可编程死区单元 | 第30-32页 |
·全比较器单元原理 | 第32-33页 |
·比较操作 | 第33-34页 |
·脉冲调制电路 | 第34页 |
·输出逻辑电路 | 第34-35页 |
·PWM 波形的产生和寄存器的设置 | 第35-36页 |
·PWM 波形的仿真 | 第36-40页 |
·捕获单元的分析与验证 | 第40-42页 |
·正交编码脉冲输入电路模块的分析与验证 | 第42-45页 |
·正交编码脉冲电路原理 | 第42-43页 |
·正交编码脉冲电路的编码与计数 | 第43-44页 |
·正交编码脉冲电路的编码与计数的仿真 | 第44-45页 |
·中断的分析 | 第45-49页 |
·中断电路的原理 | 第45-46页 |
·PIE 的概述 | 第46-49页 |
第四章 芯片版图设计 | 第49-56页 |
·Design Compiler 综合的介绍 | 第49-50页 |
·Encounter 的介绍 | 第50-52页 |
·基于单元库的设计方法 | 第52页 |
·Verilog 代码的编写及以单元为基础的设计 | 第52-56页 |
第五章 总结与展望 | 第56-57页 |
参考文献 | 第57-59页 |
附录 A 仿真程序截图 | 第59-63页 |
在学研究成果 | 第63-64页 |
致谢 | 第64页 |