基于FPGA的1GHz数据采集卡研制
| 摘要 | 第1-5页 |
| Abstract | 第5-6页 |
| 目录 | 第6-10页 |
| 1 引言 | 第10-13页 |
| ·论文研究背景及意义 | 第10页 |
| ·研究现状和发展趋势 | 第10-11页 |
| ·高速数据采集系统关键技术 | 第11-12页 |
| ·论文内容与结构安排 | 第12-13页 |
| 2 高速数据采集卡组成及工作原理 | 第13-18页 |
| ·A/D(模数)变换原理 | 第13-14页 |
| ·模数转换器的分类及技术指标 | 第14-15页 |
| ·并行时间交替采样技术 | 第15-17页 |
| ·本章小结 | 第17-18页 |
| 3 高速数据采集卡总体设计 | 第18-37页 |
| ·ADC采样模块 | 第19-24页 |
| ·模拟调理电路 | 第20页 |
| ·采样时钟电路设计 | 第20-21页 |
| ·AD变换电路 | 第21-24页 |
| ·FPGA主控电路模块 | 第24-28页 |
| ·FPGA介绍 | 第24-25页 |
| ·I/O引脚的分配 | 第25-26页 |
| ·FPGA的配置 | 第26-27页 |
| ·FPGA与ADC接口设计 | 第27-28页 |
| ·SDRAM存储电路模块 | 第28-31页 |
| ·存储器选型 | 第28页 |
| ·SDRAM介绍 | 第28-30页 |
| ·SDRAM与FPGA接口电路 | 第30-31页 |
| ·USB接口电路模块 | 第31-33页 |
| ·USB总线及其接口芯片概述 | 第31-33页 |
| ·USB接口电路设计 | 第33页 |
| ·电源管理模块 | 第33-36页 |
| ·ADC供电模块 | 第35页 |
| ·FPGA供电模块 | 第35-36页 |
| ·本章小结 | 第36-37页 |
| 4 高速电路板设计应注意的问题 | 第37-42页 |
| ·电源完整性 | 第37-38页 |
| ·PCB叠层设计 | 第37-38页 |
| ·参考层分割 | 第38页 |
| ·信号完整性 | 第38-40页 |
| ·信号完整性问题的表现及解决方法 | 第39页 |
| ·方案中保持信号完整性的措施 | 第39-40页 |
| ·PCB布局布线 | 第40-41页 |
| ·PCB布局 | 第40-41页 |
| ·PCB布线 | 第41页 |
| ·本章小结 | 第41-42页 |
| 5 程序设计 | 第42-58页 |
| ·ADC三线串口的配置 | 第42-44页 |
| ·三线串口配置 | 第42-43页 |
| ·三线串口配置实现 | 第43-44页 |
| ·采样数据接收与分流的实现 | 第44-46页 |
| ·异步FIFO在数据缓存中的使用 | 第46-49页 |
| ·SDRAM存储器的时序控制 | 第49-52页 |
| ·USB接口传输时序控制 | 第52-57页 |
| ·固件程序设计 | 第52-55页 |
| ·驱动程序设计 | 第55页 |
| ·应用程序设计 | 第55-56页 |
| ·FPGA控制程序设计 | 第56-57页 |
| ·本章小结 | 第57-58页 |
| 6 系统调试 | 第58-65页 |
| ·电源及高频时钟的测试 | 第58-59页 |
| ·电源模块测试 | 第58-59页 |
| ·高频时钟调试 | 第59页 |
| ·FPGA及ADC采样测试 | 第59-60页 |
| ·FPGA最小系统的调试 | 第59-60页 |
| ·ADC采样测试 | 第60页 |
| ·存储电路及USB口的测试 | 第60-64页 |
| ·USB接口测试 | 第60-63页 |
| ·存储模块测试 | 第63-64页 |
| ·本章小结 | 第64-65页 |
| 7 结论与展望 | 第65-66页 |
| 参考文献 | 第66-68页 |
| 附录:1GHz数据采集卡照片 | 第68-69页 |
| 致谢 | 第69-70页 |
| 个人简历及攻读硕士学位期间取得的学术成果 | 第70页 |