首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信网论文--一般性问题论文--通信网设备论文

基于SOPC的数字中频调制解调器设计方法研究

致谢第1-6页
中文摘要第6-7页
ABSTRACT第7-10页
1 绪论第10-15页
   ·概述第10-12页
     ·可编程片上系统SOPC第10-12页
     ·软件无线电技术、结构及其发展第12页
   ·研究背景及意义第12-13页
   ·本文的主要工作第13-15页
2 Nios Ⅱ处理器结构分析及现代DSP技术设计第15-31页
   ·嵌入式处理器的选择及嵌入式软核处理器的比较第15-18页
     ·LatticeMico8微处理器第16页
     ·MicroBlaze微处理器第16-17页
     ·Nios Ⅱ微处理器第17-18页
   ·Nios Ⅱ处理器结构及SOPC系统的软硬件协同设计第18-23页
     ·Nios Ⅱ处理器结构第18-20页
     ·SOPC系统的软硬件协同设计第20-23页
   ·现行DSP技术方案比较第23-31页
     ·基于DSP处理器的DSP设计第23-24页
     ·基于FPGA的DSP设计第24-27页
     ·解决方案比较第27-31页
3 软件无线电数字中频调制解调原理第31-41页
   ·DDS(Direct Digital Synthesizer)工作原理第31-34页
     ·DDS的基本原理第31-33页
     ·DDS的特点第33页
     ·DDS在软件无线电中的应用第33-34页
   ·正交调制与正交相干解调工作原理第34-37页
     ·正交调制原理第34-36页
     ·正交相干解调原理第36-37页
   ·各种数字调制解调方式的实现第37-41页
     ·幅频键控(2ASK)第37-39页
     ·频移键控(2FSK)第39-40页
     ·相移键控(2PSK)第40-41页
4 中频调制解调器软硬件具体实现第41-71页
   ·系统设计概述第41-43页
   ·系统硬件平台设计与调试第43-47页
     ·SDRAM接口电路设计与调试第44-45页
     ·JTAG/AS接口电路设计与调试第45-47页
   ·DSP Builder下的中频调制解调器模块设计第47-61页
     ·中频调制模块的设计第48-52页
     ·中频解调模块的设计第52-61页
   ·Nios Ⅱ微处理器整体控制第61-66页
     ·系统Avalon总线结构研究第61-63页
     ·CPU同中频数字调制解调模块电路接口设计第63-66页
   ·中频调制解调器的软件设计方法实现第66-71页
5 系统指标计算及功能分析第71-78页
   ·系统指标计算第71-73页
   ·系统功能分析第73-78页
     ·功能仿真实现第73-74页
     ·硬件调试第74-78页
6 结论第78-79页
参考文献第79-81页
附录A第81-82页
附录B第82-87页
附录C第87-91页
作者简历第91-93页
学位论文数据集第93页

论文共93页,点击 下载论文
上一篇:基于数字图像处理的车型检测
下一篇:基于第三方的电子病历信息整合平台的研究