致谢 | 第1-6页 |
中文摘要 | 第6-7页 |
ABSTRACT | 第7-10页 |
1 绪论 | 第10-15页 |
·概述 | 第10-12页 |
·可编程片上系统SOPC | 第10-12页 |
·软件无线电技术、结构及其发展 | 第12页 |
·研究背景及意义 | 第12-13页 |
·本文的主要工作 | 第13-15页 |
2 Nios Ⅱ处理器结构分析及现代DSP技术设计 | 第15-31页 |
·嵌入式处理器的选择及嵌入式软核处理器的比较 | 第15-18页 |
·LatticeMico8微处理器 | 第16页 |
·MicroBlaze微处理器 | 第16-17页 |
·Nios Ⅱ微处理器 | 第17-18页 |
·Nios Ⅱ处理器结构及SOPC系统的软硬件协同设计 | 第18-23页 |
·Nios Ⅱ处理器结构 | 第18-20页 |
·SOPC系统的软硬件协同设计 | 第20-23页 |
·现行DSP技术方案比较 | 第23-31页 |
·基于DSP处理器的DSP设计 | 第23-24页 |
·基于FPGA的DSP设计 | 第24-27页 |
·解决方案比较 | 第27-31页 |
3 软件无线电数字中频调制解调原理 | 第31-41页 |
·DDS(Direct Digital Synthesizer)工作原理 | 第31-34页 |
·DDS的基本原理 | 第31-33页 |
·DDS的特点 | 第33页 |
·DDS在软件无线电中的应用 | 第33-34页 |
·正交调制与正交相干解调工作原理 | 第34-37页 |
·正交调制原理 | 第34-36页 |
·正交相干解调原理 | 第36-37页 |
·各种数字调制解调方式的实现 | 第37-41页 |
·幅频键控(2ASK) | 第37-39页 |
·频移键控(2FSK) | 第39-40页 |
·相移键控(2PSK) | 第40-41页 |
4 中频调制解调器软硬件具体实现 | 第41-71页 |
·系统设计概述 | 第41-43页 |
·系统硬件平台设计与调试 | 第43-47页 |
·SDRAM接口电路设计与调试 | 第44-45页 |
·JTAG/AS接口电路设计与调试 | 第45-47页 |
·DSP Builder下的中频调制解调器模块设计 | 第47-61页 |
·中频调制模块的设计 | 第48-52页 |
·中频解调模块的设计 | 第52-61页 |
·Nios Ⅱ微处理器整体控制 | 第61-66页 |
·系统Avalon总线结构研究 | 第61-63页 |
·CPU同中频数字调制解调模块电路接口设计 | 第63-66页 |
·中频调制解调器的软件设计方法实现 | 第66-71页 |
5 系统指标计算及功能分析 | 第71-78页 |
·系统指标计算 | 第71-73页 |
·系统功能分析 | 第73-78页 |
·功能仿真实现 | 第73-74页 |
·硬件调试 | 第74-78页 |
6 结论 | 第78-79页 |
参考文献 | 第79-81页 |
附录A | 第81-82页 |
附录B | 第82-87页 |
附录C | 第87-91页 |
作者简历 | 第91-93页 |
学位论文数据集 | 第93页 |