| 第一章 绪论 | 第1-16页 |
| 第一节 接口技术 | 第9-12页 |
| 第二节 立论依据 | 第12-14页 |
| 第三节 本文的主要工作及内容安排 | 第14-16页 |
| 第二章 计算机通讯接口 | 第16-34页 |
| 第一节 计算机接口 | 第16-21页 |
| ·接口的功能 | 第16-18页 |
| ·各种接口方式 | 第18-21页 |
| 第二节 并行端口 | 第21-25页 |
| ·并行端口信号 | 第22-24页 |
| ·并行端口的工作模式 | 第24-25页 |
| 第三节 并口的EPP工作模式 | 第25-33页 |
| ·EPP的传输模式 | 第25-31页 |
| ·EPP的寄存器 | 第31-33页 |
| 第四节 并口EPP模式的扩展使用 | 第33-34页 |
| 第三章 复杂可编程逻辑器件CPLD | 第34-59页 |
| 第一节 可编程逻辑器件 | 第34-45页 |
| ·可编程逻辑器件(Programmable Logic Device)发展概述 | 第34-36页 |
| ·ASIC技术 | 第36-40页 |
| ·可编程逻辑器件PLD | 第40-43页 |
| ·各种可编程器件 | 第43-45页 |
| 第二节 复杂可编程逻辑器件CPLD | 第45-47页 |
| ·复杂可编程逻辑器件CPLD的结构 | 第45-46页 |
| ·复杂可编程逻辑器件CPLD的特点 | 第46-47页 |
| 第三节 ispLSI1032E | 第47-59页 |
| ·在系统可编程技术 | 第47-48页 |
| ·ispLSI1032E | 第48-59页 |
| 第四章 基于微机并口技术及CPLD技术的新型通用接口 | 第59-80页 |
| 第一节 概述 | 第59-60页 |
| ·引言 | 第59-60页 |
| ·设计思路 | 第60页 |
| 第二节 外围辅助试验电路 | 第60-68页 |
| 第三节 在系统可编程器件ispLSI1032E中的接口电路 | 第68-74页 |
| 第四节 基于计算机并行口的EPP工作模式的接口驱动程序 | 第74-79页 |
| 第五节 新型通用接口的技术特点 | 第79-80页 |
| 第五章 结束语 | 第80-83页 |
| 第一节 结论 | 第80页 |
| 第二节 本课题的应用前景 | 第80-83页 |
| 附录 一 | 第83-86页 |
| 附录 二 | 第86-90页 |
| 参考文献 | 第90-100页 |
| 致谢 | 第100页 |