用FPGA实现数字复接
| 第一章 绪论 | 第1-14页 |
| 1.1 数字通信的基本概念 | 第5-6页 |
| 1.2 数字通信的特点 | 第6-7页 |
| 1.3 数字通信系统的重要性能指标 | 第7-9页 |
| 1.4 同步数字系列SDH | 第9-12页 |
| 1.5 本系统简介 | 第12-14页 |
| 第二章 数字复接技术原理 | 第14-33页 |
| 2.1 数字复接概念和数字复接等级 | 第14-16页 |
| 2.2 同步复接 | 第16页 |
| 2.3 帧定位 | 第16-24页 |
| 2.4 正码速调整原理 | 第24-33页 |
| 第三章 码速恢复锁相环时钟频谱分析 | 第33-40页 |
| 3.1 缺口时钟的离散傅立叶变换 | 第33-35页 |
| 3.2 缺口时钟的频谱图 | 第35-39页 |
| 3.3 缺口时钟频谱分析的结论 | 第39-40页 |
| 第四章 用FPGA实现数字复接 | 第40-48页 |
| 4.1 FPGA简介及其同步设计方法 | 第40-46页 |
| 4.2 数字复接系统的设计考虑 | 第46-48页 |
| 第五章 复接系统调试 | 第48-58页 |
| 5.1 复接部分调试 | 第48-50页 |
| 5.2 帧同步系统调试 | 第50-53页 |
| 5.3 分接部分调试 | 第53页 |
| 5.4 锁相环调试 | 第53-55页 |
| 5.5 误码测试 | 第55-58页 |
| 结束语 | 第58-59页 |
| 致谢 | 第59-60页 |
| 参考文献 | 第60-61页 |