射频功放数字预失真技术研究及其FPGA实现
| 摘要 | 第1-5页 |
| Abstract | 第5-10页 |
| 第一章 绪论 | 第10-14页 |
| ·研究背景及意义 | 第10页 |
| ·国内外研究现状 | 第10-13页 |
| ·论文的内容和结构 | 第13-14页 |
| 第二章 功率放大器及其线性化技术 | 第14-28页 |
| ·功率放大器的非线性失真 | 第14-18页 |
| ·谐波失真 | 第14-15页 |
| ·互调失真 | 第15-16页 |
| ·AM/AM和AM/PM特性 | 第16-18页 |
| ·功放线性化描述指标 | 第18页 |
| ·1dB压缩点 | 第18页 |
| ·ACPR | 第18页 |
| ·功放的记忆效应 | 第18-20页 |
| ·电记忆效应 | 第19页 |
| ·热记忆效应 | 第19-20页 |
| ·电路设计考虑 | 第20页 |
| ·功放线性化技术 | 第20-27页 |
| ·功率回退技术 | 第20-21页 |
| ·包络消除和恢复 | 第21页 |
| ·笛卡尔环路后馈技术 | 第21-22页 |
| ·前馈技术 | 第22-23页 |
| ·LINC法 | 第23-24页 |
| ·数字预失真技术 | 第24-26页 |
| ·线性化技术比较 | 第26-27页 |
| ·本章小结 | 第27-28页 |
| 第三章 数字预失真算法分析 | 第28-47页 |
| ·功率放大器模型 | 第28-34页 |
| ·无记忆模型 | 第28-30页 |
| ·有记忆模型 | 第30-34页 |
| ·数字预失真实现方法 | 第34-46页 |
| ·查找表法 | 第35-41页 |
| ·多项式法 | 第41-46页 |
| ·本章小结 | 第46-47页 |
| 第四章 数字预失真的 FPGA实现 | 第47-69页 |
| ·FPGA系统级的设计方法 | 第47-48页 |
| ·数字预失真的设计实现 | 第48-68页 |
| ·预失真器设计 | 第49-52页 |
| ·QRD_RLS自适应算法实现 | 第52-68页 |
| ·本章小结 | 第68-69页 |
| 第五章 数字预失真硬件平台设计及测试 | 第69-78页 |
| ·整体框图和硬件结构 | 第69-71页 |
| ·主要模块设计 | 第71-73页 |
| ·FPGA | 第71页 |
| ·AD/DA模块 | 第71-72页 |
| ·时钟管理 | 第72-73页 |
| ·单片机模块 | 第73页 |
| ·系统测试 | 第73-77页 |
| ·本章小结 | 第77-78页 |
| 第六章 总结与展望 | 第78-80页 |
| ·本论文已完成的工作 | 第78页 |
| ·后期工作展望 | 第78-80页 |
| 参考文献 | 第80-84页 |
| 致谢 | 第84-86页 |
| 攻读硕士学位期间发表的论文及所做工作 | 第86页 |