精确时间协议IP核的研究与设计
摘要 | 第1-4页 |
Abstract | 第4-6页 |
目录 | 第6-8页 |
第一章 绪论 | 第8-18页 |
·时钟同步技术的发展与研究现状 | 第8-10页 |
·IP 核技术 | 第10-15页 |
·集成电路设计技术 | 第10-13页 |
·IP 核设计的方法与流程 | 第13-15页 |
·课题的研究目的和意义 | 第15-16页 |
·研究目的 | 第15-16页 |
·研究意义 | 第16页 |
·本文的主要工作及论文的内容安排 | 第16-18页 |
·本文的主要工作 | 第16页 |
·论文的内容安排 | 第16-18页 |
第二章 精确时间协议的分析与研究 | 第18-29页 |
·PTP 系统网络拓扑结构 | 第18-19页 |
·PTP 参考体系结构 | 第19-20页 |
·PTP 报文帧结构 | 第20-21页 |
·PTP 同步原理 | 第21-22页 |
·PTP 协议实现过程中存在的问题 | 第22-28页 |
·时间戳获取不准确 | 第24-25页 |
·传输路径的非对称性与延迟不确定性 | 第25-26页 |
·晶振频率偏移 | 第26-28页 |
·本章小结 | 第28-29页 |
第三章 算法的研究 | 第29-39页 |
·时间戳的获取与同步过程控制算法 | 第29-33页 |
·精确时间戳的获取 | 第29-31页 |
·同步过程控制算法 | 第31-33页 |
·传输路径延迟修正算法 | 第33-34页 |
·晶振频率补偿算法 | 第34-36页 |
·同步稳定性优化算法 | 第36-38页 |
·本章小结 | 第38-39页 |
第四章 精确时间协议IP 核的设计 | 第39-66页 |
·基于 IP 核的 PTP 协议实现架构 | 第39-40页 |
·IP 核总体结构设计 | 第40-41页 |
·定时器模块设计 | 第41-44页 |
·同步算法控制器模块设计 | 第44-48页 |
·分频控制器模块设计 | 第48-49页 |
·晶振频率补偿算法控制器模块设计 | 第49-53页 |
·MII 接口解析模块 | 第53-59页 |
·MII 接口标准 | 第53-56页 |
·MII 接口解析模块设计 | 第56-59页 |
·Avalon 总线接口模块 | 第59-65页 |
·Avalon 总线规范 | 第59-62页 |
·Avalon 总线接口模块设计 | 第62-65页 |
·本章小结 | 第65-66页 |
第五章 IP 核的验证 | 第66-86页 |
·验证的方法 | 第66-70页 |
·测试方法 | 第67-68页 |
·建模方式 | 第68-70页 |
·时钟功能验证 | 第70-71页 |
·同步控制算法功能验证 | 第71-74页 |
·晶振频率补偿算法功能验证 | 第74-76页 |
·Avalon 总线接口功能验证 | 第76-79页 |
·整体 IP 核的验证 | 第79-84页 |
·IP 核的逻辑综合 | 第84-85页 |
·本章小结 | 第85-86页 |
第六章 结论与展望 | 第86-88页 |
·结论 | 第86-87页 |
·工作展望 | 第87-88页 |
致谢 | 第88-89页 |
参考文献 | 第89-92页 |
附录A:PTP 协议IP 核逻辑综合图 | 第92-94页 |
附录B:读研期间主要科研工作和发表论文情况 | 第94页 |