首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

精确时间协议IP核的研究与设计

摘要第1-4页
Abstract第4-6页
目录第6-8页
第一章 绪论第8-18页
   ·时钟同步技术的发展与研究现状第8-10页
   ·IP 核技术第10-15页
     ·集成电路设计技术第10-13页
     ·IP 核设计的方法与流程第13-15页
   ·课题的研究目的和意义第15-16页
     ·研究目的第15-16页
     ·研究意义第16页
   ·本文的主要工作及论文的内容安排第16-18页
     ·本文的主要工作第16页
     ·论文的内容安排第16-18页
第二章 精确时间协议的分析与研究第18-29页
   ·PTP 系统网络拓扑结构第18-19页
   ·PTP 参考体系结构第19-20页
   ·PTP 报文帧结构第20-21页
   ·PTP 同步原理第21-22页
   ·PTP 协议实现过程中存在的问题第22-28页
     ·时间戳获取不准确第24-25页
     ·传输路径的非对称性与延迟不确定性第25-26页
     ·晶振频率偏移第26-28页
   ·本章小结第28-29页
第三章 算法的研究第29-39页
   ·时间戳的获取与同步过程控制算法第29-33页
     ·精确时间戳的获取第29-31页
     ·同步过程控制算法第31-33页
   ·传输路径延迟修正算法第33-34页
   ·晶振频率补偿算法第34-36页
   ·同步稳定性优化算法第36-38页
   ·本章小结第38-39页
第四章 精确时间协议IP 核的设计第39-66页
   ·基于 IP 核的 PTP 协议实现架构第39-40页
   ·IP 核总体结构设计第40-41页
   ·定时器模块设计第41-44页
   ·同步算法控制器模块设计第44-48页
   ·分频控制器模块设计第48-49页
   ·晶振频率补偿算法控制器模块设计第49-53页
   ·MII 接口解析模块第53-59页
     ·MII 接口标准第53-56页
     ·MII 接口解析模块设计第56-59页
   ·Avalon 总线接口模块第59-65页
     ·Avalon 总线规范第59-62页
     ·Avalon 总线接口模块设计第62-65页
   ·本章小结第65-66页
第五章 IP 核的验证第66-86页
   ·验证的方法第66-70页
     ·测试方法第67-68页
     ·建模方式第68-70页
   ·时钟功能验证第70-71页
   ·同步控制算法功能验证第71-74页
   ·晶振频率补偿算法功能验证第74-76页
   ·Avalon 总线接口功能验证第76-79页
   ·整体 IP 核的验证第79-84页
   ·IP 核的逻辑综合第84-85页
   ·本章小结第85-86页
第六章 结论与展望第86-88页
   ·结论第86-87页
   ·工作展望第87-88页
致谢第88-89页
参考文献第89-92页
附录A:PTP 协议IP 核逻辑综合图第92-94页
附录B:读研期间主要科研工作和发表论文情况第94页

论文共94页,点击 下载论文
上一篇:一种基于SiGeBiCMOS的高速采样/保持电路的设计
下一篇:移动电子商务离线认证模型研究