基于MPEG-4的视频压缩算法在DSP上的实现与优化
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·引言 | 第7页 |
| ·视频压缩标准的发展历史和现状 | 第7-9页 |
| ·本文的内容和组织综述 | 第9-11页 |
| 第二章 视频压缩的基本原理和技术 | 第11-15页 |
| ·变换编码技术的基本原理 | 第11页 |
| ·预测编码技术的基本原理 | 第11-12页 |
| ·熵编码技术的基本原理 | 第12-13页 |
| ·本章小结 | 第13-15页 |
| 第三章 MPEG-4 标准技术解析 | 第15-29页 |
| ·MPEG-4 基础 | 第15-17页 |
| ·图像的存储格式 | 第15页 |
| ·逐行扫描和隔行扫描 | 第15-16页 |
| ·层次化结构 | 第16页 |
| ·VOP 编码类型 | 第16页 |
| ·宏块(Macro Block) | 第16-17页 |
| ·MPEG-4 视频编码器的结构及其关键技术详解 | 第17-28页 |
| ·颜色转换和宏块 | 第17页 |
| ·DCT/IDCT 变换 | 第17-20页 |
| ·量化/逆量化 | 第20-22页 |
| ·DC/AC 预测 | 第22-23页 |
| ·熵编码 | 第23-26页 |
| ·运功估计和补偿技术 | 第26-28页 |
| ·本章小节 | 第28-29页 |
| 第四章 BF561 芯片及其开发环境介绍 | 第29-45页 |
| ·BF561 的基本技术数据 | 第29-30页 |
| ·BF561 的内核 | 第30-32页 |
| ·数据运算单元 | 第31-32页 |
| ·地址运算单元 | 第32页 |
| ·程序控制单元 | 第32页 |
| ·BF561 的存储器系统 | 第32-35页 |
| ·片内存储器 | 第34页 |
| ·片外存储器 | 第34-35页 |
| ·I/0 存储器空间 | 第35页 |
| ·BF561 的总线 | 第35-37页 |
| ·DMA | 第37-38页 |
| ·事件处理 | 第38-39页 |
| ·BF561 的外设接口 | 第39-40页 |
| ·Blackfin 指令集 | 第40-42页 |
| ·Blackfin 指令集的特点 | 第40页 |
| ·Blackfin 的指令流水线 | 第40-41页 |
| ·Blackfin 的程序流控制 | 第41-42页 |
| ·BF561 的开发环境 | 第42-44页 |
| ·Visual DSP++ 5.0 简介 | 第42-43页 |
| ·开发平台--评估板 | 第43-44页 |
| ·本章小结 | 第44-45页 |
| 第五章 MPEG-4 视频压缩标准的实现和优化 | 第45-63页 |
| ·影响系统框架设计的因素 | 第45-47页 |
| ·MPEG-4 视频压缩算法的简化和优化 | 第47-61页 |
| ·简化和优化的准则 | 第48-49页 |
| ·算法的移植过程 | 第49-51页 |
| ·对原始算法的修改 | 第51-52页 |
| ·代码优化技术 | 第52-55页 |
| ·关键模块的优化 | 第55-61页 |
| ·本章小结 | 第61-63页 |
| 结束语 | 第63-65页 |
| 致谢 | 第65-67页 |
| 参考文献 | 第67-69页 |
| 作者在读期间研究成果 | 第69-70页 |