应用于频控阵雷达的多路锁相频率源研究
摘要 | 第5-6页 |
abstract | 第6-7页 |
第一章 绪论 | 第12-16页 |
1.1 课题来源与研究意义 | 第12-13页 |
1.2 国内外研究现状 | 第13-14页 |
1.3 主要内容与结构安排 | 第14-16页 |
第二章 雷达频率源及实现技术介绍 | 第16-32页 |
2.1 雷达频率源介绍 | 第16-20页 |
2.1.1 雷达频率源组成及特点 | 第16-17页 |
2.1.2 雷达频率源的主要指标 | 第17-20页 |
2.2 频控阵基本理论 | 第20-22页 |
2.2.1 频控阵雷达的基本概念 | 第20-21页 |
2.2.2 频控阵实现结构 | 第21-22页 |
2.3 相参频率合成技术 | 第22-29页 |
2.3.1 直接相参频率合成技术 | 第23-25页 |
2.3.2 间接相参频率合成技术 | 第25-29页 |
2.4 频率合成器的常用结构 | 第29-31页 |
2.4.1 DDS直接激励PLL | 第29-30页 |
2.4.2 环内混频结构 | 第30页 |
2.4.3 环外混频结构 | 第30-31页 |
2.5 本章小结 | 第31-32页 |
第三章 系统方案及电路设计 | 第32-55页 |
3.1 频率源系统指标及方案介绍 | 第32-36页 |
3.1.1 频率源系统设计指标 | 第32-33页 |
3.1.2 系统方案 | 第33-35页 |
3.1.3 方案可行性分析 | 第35-36页 |
3.2 芯片选择及介绍 | 第36-39页 |
3.2.1 ADF4002介绍 | 第37-38页 |
3.2.2 HMC530介绍 | 第38-39页 |
3.3 微带阵列天线设计 | 第39-46页 |
3.3.1 微带天线基本理论 | 第39-40页 |
3.3.2 设计与仿真 | 第40-46页 |
3.4 其它相关电路设计 | 第46-50页 |
3.4.1 衰减网络与放大器组合电路设计 | 第46-47页 |
3.4.2 环路滤波器设计 | 第47-49页 |
3.4.3 控制电路设计 | 第49-50页 |
3.4.4 电源电路设计 | 第50页 |
3.5 PCB制板注意事项 | 第50-54页 |
3.6 本章小结 | 第54-55页 |
第四章 系统调试及结果分析 | 第55-66页 |
4.1 控制电路测试 | 第55-57页 |
4.1.1 FPGA控制代码仿真 | 第55-56页 |
4.1.2 FPGA控制信号测试 | 第56-57页 |
4.2 射频器件测试 | 第57-61页 |
4.2.1 混频器测试 | 第57-60页 |
4.2.2 鉴相器测试 | 第60-61页 |
4.3 系统测试 | 第61-65页 |
4.3.1 系统配置 | 第61页 |
4.3.2 测试结果 | 第61-65页 |
4.4 本章小结 | 第65-66页 |
第五章 总结与展望 | 第66-67页 |
5.1 全文总结 | 第66页 |
5.2 不足和展望 | 第66-67页 |
致谢 | 第67-68页 |
参考文献 | 第68-70页 |
攻读硕士学位期间的研究成果 | 第70页 |