摘要 | 第5-6页 |
abstract | 第6页 |
第一章 绪论 | 第9-14页 |
1.1 论文研究背景与意义 | 第9-10页 |
1.2 国内外研究现状及发展趋势 | 第10-12页 |
1.2.1 国内外高速通信解调技术的研究现状 | 第10页 |
1.2.2 解调系统的同步技术研究现状 | 第10-12页 |
1.3 论文的主要内容与结构安排 | 第12-14页 |
第二章 高速OQPSK数字解调器总体方案研究 | 第14-21页 |
2.1 OQPSK调制解调原理 | 第14-16页 |
2.2 同步需求分析 | 第16-19页 |
2.2.1 载波同步需求 | 第16-18页 |
2.2.2 定时同步需求 | 第18-19页 |
2.3 OQPSK高速解调器总体方案设计 | 第19-20页 |
2.4 本章小结 | 第20-21页 |
第三章 载波频率同步算法的研究与实现 | 第21-41页 |
3.1 载波频偏估计算法分析 | 第21-30页 |
3.1.1 常用的载波频偏估计算法 | 第21-26页 |
3.1.2 基于傅立叶变换的载波频偏估计算法 | 第26-30页 |
3.2 载波频率同步算法的设计实现与仿真 | 第30-35页 |
3.2.1 载波频率同步算法的设计实现 | 第30-32页 |
3.2.2 载波频率同步模块仿真 | 第32-35页 |
3.3 并行载波频偏校正模块逻辑实现及仿真验证 | 第35-40页 |
3.3.1 载波频偏校正的并行逻辑实现 | 第35-38页 |
3.3.2 载波频偏校正模块功能仿真及验证 | 第38-40页 |
3.4 本章小结 | 第40-41页 |
第四章 载波相位同步算法的研究与实现 | 第41-57页 |
4.1 OQPSK载波相位估计算法 | 第41-47页 |
4.1.1 直接判决法 | 第41-44页 |
4.1.2 四次方法 | 第44-47页 |
4.2 载波相位校正算法的并行实现及仿真 | 第47-52页 |
4.2.1 载波相位校正算法并行实现 | 第47-49页 |
4.2.2 并行载波相位校正模块仿真 | 第49-52页 |
4.3 并行载波相位误差估计及校正模块逻辑实现和仿真验证 | 第52-56页 |
4.3.1 并行载波相偏估计及校正模块的逻辑实现 | 第52-54页 |
4.3.2 并行载波相位同步模块的功能仿真 | 第54-56页 |
4.4 本章小结 | 第56-57页 |
第五章 定时同步算法的研究与实现 | 第57-73页 |
5.1 定时误差估计算法分析 | 第57-63页 |
5.1.1 常用的定时误差估计算法 | 第57-62页 |
5.1.2 改进的O&M算法 | 第62-63页 |
5.2 定时同步算法的实现及仿真 | 第63-69页 |
5.2.1 改进的O&M定时误差估计算法的实现 | 第63-66页 |
5.2.2 定时误差校正的并行实现 | 第66-67页 |
5.2.3 定时误差估计及校正算法的仿真 | 第67-69页 |
5.3 并行定时误差估计及校正模块的逻辑实现和仿真验证 | 第69-72页 |
5.3.1 并行定时误差估计及校正模块的逻辑实现 | 第69-70页 |
5.3.2 并行定时同步模块的仿真验证 | 第70-72页 |
5.4 本章小结 | 第72-73页 |
第六章 高速OQPSK数字解调系统同步模块功能测试 | 第73-82页 |
6.1 硬件测试平台介绍 | 第73-74页 |
6.2 同步模块功能测试 | 第74-80页 |
6.2.1 并行载波频率同步模块测试 | 第74-77页 |
6.2.2 并行载波相位同步模块功能测试 | 第77-78页 |
6.2.3 并行定时同步模块功能测试 | 第78-80页 |
6.2.4 测试总结 | 第80页 |
6.3 硬件逻辑资源使用情况 | 第80-81页 |
6.4 本章小结 | 第81-82页 |
第七章 总结与展望 | 第82-84页 |
7.1 总结 | 第82页 |
7.2 后续工作展望 | 第82-84页 |
致谢 | 第84-85页 |
参考文献 | 第85-87页 |