基于AD9957的信号发生器的设计
| 摘要 | 第4-5页 |
| Abstract | 第5页 |
| 目录 | 第6-8页 |
| 第1章 绪论 | 第8-14页 |
| 1.1 课题背景 | 第8页 |
| 1.2 波形发生器国内外发展现状 | 第8-9页 |
| 1.3 直接数字频率合成技术概述 | 第9-10页 |
| 1.4 FPGA 技术概述 | 第10-13页 |
| 1.4.1 电子技术的发展 | 第10页 |
| 1.4.2 FPGA 技术的发展 | 第10-11页 |
| 1.4.3 FPGA 技术的优势 | 第11-12页 |
| 1.4.4 FPGA 的发展方向 | 第12-13页 |
| 1.5 本文的内容安排 | 第13-14页 |
| 第2章 信号发生器原理概述 | 第14-31页 |
| 2.1 直接数字频率合成技术概述 | 第14-16页 |
| 2.1.1 DDS 的理论基础 | 第14-15页 |
| 2.1.2 DDS 的精度 | 第15-16页 |
| 2.2 数字上变频技术 | 第16-19页 |
| 2.2.1 软件无线电技术 | 第16-17页 |
| 2.2.2 数字上变频的理论基础 | 第17页 |
| 2.2.3 数字上变频的具体实现 | 第17-19页 |
| 2.3 AD9957 芯片介绍 | 第19-28页 |
| 2.3.1 AD9957 性能特性简介 | 第19页 |
| 2.3.2 AD9957 芯片结构 | 第19-22页 |
| 2.3.3 AD9957 工作模式 | 第22-25页 |
| 2.3.4 AD9957 内部时钟系统 | 第25-28页 |
| 2.4 FPGA 开发技术概述 | 第28-30页 |
| 2.4.1 FPGA 内部结构 | 第28页 |
| 2.4.2 基于 ISE 的开发流程介绍 | 第28-30页 |
| 2.5 本章小结 | 第30-31页 |
| 第3章 信号发生器的设计与实现 | 第31-51页 |
| 3.1 引言 | 第31-32页 |
| 3.2 原理图设计 | 第32-40页 |
| 3.2.1 AD9957 芯片配置 | 第32-34页 |
| 3.2.2 时钟输入模块 | 第34-35页 |
| 3.2.3 AD9957 同步模块设计 | 第35-36页 |
| 3.2.4 电源设计 | 第36-38页 |
| 3.2.5 外部接口设计 | 第38-40页 |
| 3.3 PCB 设计 | 第40-42页 |
| 3.4 FPGA 软件设计 | 第42-50页 |
| 3.4.1 AD9957 寄存器介绍 | 第42-46页 |
| 3.4.2 串口编程 | 第46-48页 |
| 3.4.3 并口编程 | 第48-50页 |
| 3.5 本章小结 | 第50-51页 |
| 第4章 软硬件调试与验证 | 第51-60页 |
| 4.1 硬件检测 | 第51-52页 |
| 4.2 信号板调试 | 第52-59页 |
| 4.2.1 单音模式调试 | 第52-57页 |
| 4.2.2 QDUC 模式调试 | 第57-59页 |
| 4.3 本章小结 | 第59-60页 |
| 结论 | 第60-61页 |
| 参考文献 | 第61-65页 |
| 致谢 | 第65页 |