首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

片上网络控制逻辑容错方法研究

摘要第5-6页
ABSTRACT第6页
第一章 绪论第13-23页
    1.1 研究背景与意义第13-19页
        1.1.1 片上网络产生背景与发展第13-18页
        1.1.2 片上网络容错方法研究意义第18-19页
    1.2 国内外研究现状第19-21页
    1.3 本文主要研究内容第21-22页
    1.4 本文结构安排第22-23页
第二章 片上网络故障及容错方法概述第23-35页
    2.1 片上网络基本技术及主要优势第23-30页
        2.1.1 片上网络拓扑结构第23-25页
        2.1.2 片上网络路由器结构第25-26页
        2.1.3 片上网络交换机制第26-27页
        2.1.4 片上网络虚通道第27-28页
        2.1.5 片上网络路由算法第28-29页
        2.1.6 片上网络主要优势第29-30页
    2.2 片上网络故障种类及故障成因第30-31页
    2.3 片上网络控制逻辑容错方法介绍第31-33页
    2.4 现有控制逻辑故障容错方法的不足第33-34页
    2.5 本章小结第34-35页
第三章 基于冗余逻辑模块的片上网络控制逻辑容错设计第35-45页
    3.1 冗余逻辑模块容错方法总体设计第35-38页
        3.1.1 容错方法原理及优势第35-36页
        3.1.2 容错方法系统框架第36-38页
    3.2 基本路由算法第38-40页
    3.3 冗余逻辑模块设计第40-43页
    3.4 数据包接收模块设计第43-44页
    3.5 本章小结第44-45页
第四章 基于非最短路路由算法的片上网络控制逻辑容错设计第45-57页
    4.1 非最短路路由容错方法总体设计第45-48页
        4.1.1 容错方法原理及优势第45-47页
        4.1.2 容错方法系统框架第47-48页
    4.2 非最短路路由算法第48-55页
        4.2.1 非最短路路由算法容错性能分析第48-50页
        4.2.2 非最短路路由算法改进设计第50-55页
    4.3 在线故障检测模块第55页
    4.4 故障分类模块第55-56页
    4.5 本章小结第56-57页
第五章 片上网络控制逻辑容错方法验证与结果分析第57-74页
    5.1 验证平台介绍第57-60页
        5.1.1 硬件平台介绍第57-58页
        5.1.2 软件平台介绍第58-60页
        5.1.3 硬件资源评估平台介绍第60页
    5.2 验证方案设计第60-64页
        5.2.1 并行仿真工具设计第61-62页
        5.2.2 故障注入模块设计第62-63页
        5.2.3 主要评价指标第63-64页
    5.3 基于冗余逻辑模块的片上网络容错设计性能分析第64-67页
        5.3.1 网络可靠性分析第64-65页
        5.3.2 数据包延时分析第65-67页
        5.3.3 硬件资源开销第67页
    5.4 基于非最短路路由算法的片上网络容错性能分析第67-73页
        5.4.1 网络可靠性分析第67-70页
        5.4.2 数据包延时分析第70-72页
        5.4.3 硬件资源开销第72-73页
    5.5 本章小结第73-74页
第六章 总结与展望第74-76页
    6.1 工作总结第74-75页
    6.2 研究展望第75-76页
致谢第76-77页
参考文献第77-84页
在学期间取得的与学位论文相关的研究成果第84-86页

论文共86页,点击 下载论文
上一篇:8mm准椭圆函数基片集成波导双工组件的研究
下一篇:基片集成波导在微波电路中的应用研究