首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--调制技术与调制器、解调技术与解调器论文--调制技术与调制器论文

14bit单环结构sigma-delta调制器设计

摘要第4-5页
Abstract第5页
第一章 绪论第8-12页
    1.1 研究背景及意义第8-9页
    1.2 国内外研究现状第9-10页
    1.3 论文主要研究内容第10-11页
    1.4 论文组织结构第11-12页
第二章 sigma-delta ADC的基本原理第12-24页
    2.1 ADC简介第12-13页
        2.1.1 奈奎斯特速率(Nyquist-rate)ADC第12页
        2.1.2 sigma-delta ADC第12-13页
    2.2 sigma-delta ADC性能指标第13-17页
        2.2.1 量化噪声第13-14页
        2.2.2 模数转换器的静态特性和动态特性第14-17页
    2.3 sigma-delta调制器的结构第17-22页
        2.3.1 一阶sigma-delta调制器第19-20页
        2.3.2 二阶sigma-delta调制器第20-21页
        2.3.3 高阶sigma-delta调制器第21-22页
    2.4 降采样滤波第22页
    2.5 小结第22-24页
第三章 二阶sigma-delta调制器的行为级建模第24-38页
    3.1 sigma-delta调制器的系统结构第24-31页
        3.1.1 调制器结构的选择第24-25页
        3.1.2 调制器结构中参数的确定第25-26页
        3.1.3 调制器系统的稳定性考虑第26-28页
        3.1.4 零点优化和极点的确定第28-31页
    3.2 sigma-delta调制器中的非理想因素及行为级描述第31-33页
        3.2.1 采样时钟抖动第31-32页
        3.2.2 开关热噪声第32页
        3.2.3 运放的非理想因素第32-33页
    3.3 基于Matlab/Simulink的二阶sigma-delta调制器行为级建模第33-35页
        3.3.1 考虑了非理想因素的二阶sigma-delta调制器行为级模型第33-34页
        3.3.2 行为级系统仿真结果对比第34-35页
    3.4 基于Verilog-A的二阶sigma-delta调制器行为级建模第35-37页
        3.4.1 Verilog-A语言简介第35页
        3.4.2 基于Verilog-A的二阶sigma-delta调制器行为级仿真第35-37页
    3.5 小结第37-38页
第四章 二阶sigma-delta调制器的电路设计第38-64页
    4.1 二阶sigma-delta调制器的电路结构第38-39页
    4.2 积分器的设计第39-56页
        4.2.1 开关的设计第39-45页
        4.2.2 电容的设计第45-46页
        4.2.3 运算放大器的设计第46-56页
    4.3 时钟产生电路的设计第56-57页
    4.4 高速比较器的设计第57-58页
    4.5 一位DAC的设计第58-59页
    4.6 版图设计第59-61页
    4.7 电路后仿真及分析第61页
    4.8 设计指标汇总第61-62页
    4.9 小结第62-64页
第五章 三阶sigma-delta调制器的设计和仿真第64-70页
    5.1 三阶sigma-delta调制器的行为级建模第64-65页
    5.2 三阶sigma-delta调制器的电路设计第65-68页
        5.2.1 三阶sigma-delta调制器的电路结构第65-66页
        5.2.2 模块电路设计第66页
        5.2.3 电路前仿真及分析第66-68页
    5.3 设计指标汇总第68页
    5.4 小结第68-70页
第六章 结论与展望第70-72页
    6.1 结论第70页
    6.2 展望第70-72页
参考文献第72-76页
致谢第76-78页
攻读硕士学位期间发表的论文第78页

论文共78页,点击 下载论文
上一篇:超奈奎斯特(FTN)速率传输的递归神经网络解调方法
下一篇:航拍视频高速公路车道线检测技术研究