摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 绪论 | 第8-12页 |
1.1 研究背景及意义 | 第8-9页 |
1.2 国内外研究现状 | 第9-10页 |
1.3 论文主要研究内容 | 第10-11页 |
1.4 论文组织结构 | 第11-12页 |
第二章 sigma-delta ADC的基本原理 | 第12-24页 |
2.1 ADC简介 | 第12-13页 |
2.1.1 奈奎斯特速率(Nyquist-rate)ADC | 第12页 |
2.1.2 sigma-delta ADC | 第12-13页 |
2.2 sigma-delta ADC性能指标 | 第13-17页 |
2.2.1 量化噪声 | 第13-14页 |
2.2.2 模数转换器的静态特性和动态特性 | 第14-17页 |
2.3 sigma-delta调制器的结构 | 第17-22页 |
2.3.1 一阶sigma-delta调制器 | 第19-20页 |
2.3.2 二阶sigma-delta调制器 | 第20-21页 |
2.3.3 高阶sigma-delta调制器 | 第21-22页 |
2.4 降采样滤波 | 第22页 |
2.5 小结 | 第22-24页 |
第三章 二阶sigma-delta调制器的行为级建模 | 第24-38页 |
3.1 sigma-delta调制器的系统结构 | 第24-31页 |
3.1.1 调制器结构的选择 | 第24-25页 |
3.1.2 调制器结构中参数的确定 | 第25-26页 |
3.1.3 调制器系统的稳定性考虑 | 第26-28页 |
3.1.4 零点优化和极点的确定 | 第28-31页 |
3.2 sigma-delta调制器中的非理想因素及行为级描述 | 第31-33页 |
3.2.1 采样时钟抖动 | 第31-32页 |
3.2.2 开关热噪声 | 第32页 |
3.2.3 运放的非理想因素 | 第32-33页 |
3.3 基于Matlab/Simulink的二阶sigma-delta调制器行为级建模 | 第33-35页 |
3.3.1 考虑了非理想因素的二阶sigma-delta调制器行为级模型 | 第33-34页 |
3.3.2 行为级系统仿真结果对比 | 第34-35页 |
3.4 基于Verilog-A的二阶sigma-delta调制器行为级建模 | 第35-37页 |
3.4.1 Verilog-A语言简介 | 第35页 |
3.4.2 基于Verilog-A的二阶sigma-delta调制器行为级仿真 | 第35-37页 |
3.5 小结 | 第37-38页 |
第四章 二阶sigma-delta调制器的电路设计 | 第38-64页 |
4.1 二阶sigma-delta调制器的电路结构 | 第38-39页 |
4.2 积分器的设计 | 第39-56页 |
4.2.1 开关的设计 | 第39-45页 |
4.2.2 电容的设计 | 第45-46页 |
4.2.3 运算放大器的设计 | 第46-56页 |
4.3 时钟产生电路的设计 | 第56-57页 |
4.4 高速比较器的设计 | 第57-58页 |
4.5 一位DAC的设计 | 第58-59页 |
4.6 版图设计 | 第59-61页 |
4.7 电路后仿真及分析 | 第61页 |
4.8 设计指标汇总 | 第61-62页 |
4.9 小结 | 第62-64页 |
第五章 三阶sigma-delta调制器的设计和仿真 | 第64-70页 |
5.1 三阶sigma-delta调制器的行为级建模 | 第64-65页 |
5.2 三阶sigma-delta调制器的电路设计 | 第65-68页 |
5.2.1 三阶sigma-delta调制器的电路结构 | 第65-66页 |
5.2.2 模块电路设计 | 第66页 |
5.2.3 电路前仿真及分析 | 第66-68页 |
5.3 设计指标汇总 | 第68页 |
5.4 小结 | 第68-70页 |
第六章 结论与展望 | 第70-72页 |
6.1 结论 | 第70页 |
6.2 展望 | 第70-72页 |
参考文献 | 第72-76页 |
致谢 | 第76-78页 |
攻读硕士学位期间发表的论文 | 第78页 |