首页--航空、航天论文--航天(宇宙航行)论文--航天仪表、航天器设备、航天器制导与控制论文--电子设备论文

SpaceWire网络混合路由机制设计、仿真及FPGA验证

摘要第4-5页
ABSTRACT第5-6页
注释表第13-14页
第一章 绪论第14-20页
    1.1 课题研究目的与意义第14-15页
    1.2 Space Wire总线技术现状分析第15-17页
    1.3 Space Wire路由机制技术现状分析第17-18页
    1.4 本文主要内容与结构安排第18-20页
第二章 Space Wire总线协议分析第20-32页
    2.1 Space Wire协议第20-27页
        2.1.1 物理层第20-21页
        2.1.2 信号层第21-22页
        2.1.3 字符层第22-23页
        2.1.4 交换层第23-24页
        2.1.5 数据包层第24-25页
        2.1.6 网络层第25-27页
    2.2 Space Wire-D协议第27-31页
        2.2.1 时间窗第27-28页
        2.2.2 调度表第28-29页
        2.2.3 发起者和接受者第29-31页
        2.2.4 Space Wire-D协议栈第31页
    2.3 本章小结第31-32页
第三章 混合路由机制设计及其OPNET建模仿真第32-52页
    3.1 网络模型设计第32-33页
    3.2 网络路由机制设计第33-38页
        3.2.1 总体调度机制设计第33-34页
        3.2.2 静态路由机制设计第34-35页
        3.2.3 动态路由延时分析第35-36页
        3.2.4 动态路由设计第36-38页
    3.3 仿真验证平台简介第38-39页
    3.4 节点模型建立第39-44页
        3.4.1 数据包格式设计第39页
        3.4.2 外围节点设计第39-42页
        3.4.3 路由器设计第42-43页
        3.4.4 链路设计第43-44页
    3.5 网络模型搭建与实验验证分析第44-50页
        3.5.1 网络拓扑整体结构设计第44-45页
        3.5.2 静态路由调度实验分析第45-50页
        3.5.3 动态路由仿真实验分析第50页
    3.6 本章小结第50-52页
第四章 混合路由机制的FPGA实现与验证第52-73页
    4.1 路由器设计整体方案第52-62页
        4.1.1 接收器和接收缓存模块设计第53-54页
        4.1.2 发送器和发送缓存模块设计第54-55页
        4.1.3 状态机模块的设计第55页
        4.1.4 地址和优先级识别模块设计第55-57页
        4.1.5 仲裁模块设计第57-58页
        4.1.6 路由处理模块设计第58-60页
        4.1.7 路由器仿真验证第60-62页
    4.2 硬件平台与开发环境第62-65页
        4.2.1 硬件验证平台第62-65页
    4.3 路由机制的FPGA实现与验证第65-72页
        4.3.1 路由网络系统设计第66-67页
        4.3.2 So C硬件平台搭建第67-69页
        4.3.3 So C系统软件设计第69-70页
        4.3.4 So C系统Plan Ahead设计第70页
        4.3.5 So C系统板级验证第70-72页
    4.4 本章小结第72-73页
第五章 总结与展望第73-75页
    5.1 本文主要工作第73-74页
    5.2 工作展望第74-75页
参考文献第75-79页
致谢第79-80页
在学期间的研究成果及发表的学术论文第80页

论文共80页,点击 下载论文
上一篇:翼伞动力学建模与归航控制技术研究
下一篇:基于介电常数调制的雷达罩蜂窝积水缺陷的检测技术研究