SpaceWire网络混合路由机制设计、仿真及FPGA验证
摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
注释表 | 第13-14页 |
第一章 绪论 | 第14-20页 |
1.1 课题研究目的与意义 | 第14-15页 |
1.2 Space Wire总线技术现状分析 | 第15-17页 |
1.3 Space Wire路由机制技术现状分析 | 第17-18页 |
1.4 本文主要内容与结构安排 | 第18-20页 |
第二章 Space Wire总线协议分析 | 第20-32页 |
2.1 Space Wire协议 | 第20-27页 |
2.1.1 物理层 | 第20-21页 |
2.1.2 信号层 | 第21-22页 |
2.1.3 字符层 | 第22-23页 |
2.1.4 交换层 | 第23-24页 |
2.1.5 数据包层 | 第24-25页 |
2.1.6 网络层 | 第25-27页 |
2.2 Space Wire-D协议 | 第27-31页 |
2.2.1 时间窗 | 第27-28页 |
2.2.2 调度表 | 第28-29页 |
2.2.3 发起者和接受者 | 第29-31页 |
2.2.4 Space Wire-D协议栈 | 第31页 |
2.3 本章小结 | 第31-32页 |
第三章 混合路由机制设计及其OPNET建模仿真 | 第32-52页 |
3.1 网络模型设计 | 第32-33页 |
3.2 网络路由机制设计 | 第33-38页 |
3.2.1 总体调度机制设计 | 第33-34页 |
3.2.2 静态路由机制设计 | 第34-35页 |
3.2.3 动态路由延时分析 | 第35-36页 |
3.2.4 动态路由设计 | 第36-38页 |
3.3 仿真验证平台简介 | 第38-39页 |
3.4 节点模型建立 | 第39-44页 |
3.4.1 数据包格式设计 | 第39页 |
3.4.2 外围节点设计 | 第39-42页 |
3.4.3 路由器设计 | 第42-43页 |
3.4.4 链路设计 | 第43-44页 |
3.5 网络模型搭建与实验验证分析 | 第44-50页 |
3.5.1 网络拓扑整体结构设计 | 第44-45页 |
3.5.2 静态路由调度实验分析 | 第45-50页 |
3.5.3 动态路由仿真实验分析 | 第50页 |
3.6 本章小结 | 第50-52页 |
第四章 混合路由机制的FPGA实现与验证 | 第52-73页 |
4.1 路由器设计整体方案 | 第52-62页 |
4.1.1 接收器和接收缓存模块设计 | 第53-54页 |
4.1.2 发送器和发送缓存模块设计 | 第54-55页 |
4.1.3 状态机模块的设计 | 第55页 |
4.1.4 地址和优先级识别模块设计 | 第55-57页 |
4.1.5 仲裁模块设计 | 第57-58页 |
4.1.6 路由处理模块设计 | 第58-60页 |
4.1.7 路由器仿真验证 | 第60-62页 |
4.2 硬件平台与开发环境 | 第62-65页 |
4.2.1 硬件验证平台 | 第62-65页 |
4.3 路由机制的FPGA实现与验证 | 第65-72页 |
4.3.1 路由网络系统设计 | 第66-67页 |
4.3.2 So C硬件平台搭建 | 第67-69页 |
4.3.3 So C系统软件设计 | 第69-70页 |
4.3.4 So C系统Plan Ahead设计 | 第70页 |
4.3.5 So C系统板级验证 | 第70-72页 |
4.4 本章小结 | 第72-73页 |
第五章 总结与展望 | 第73-75页 |
5.1 本文主要工作 | 第73-74页 |
5.2 工作展望 | 第74-75页 |
参考文献 | 第75-79页 |
致谢 | 第79-80页 |
在学期间的研究成果及发表的学术论文 | 第80页 |