摘要 | 第5-6页 |
ABSTRACT | 第6页 |
1 绪论 | 第12-18页 |
1.1 集成电路发展现状和趋势 | 第12-14页 |
1.2 微处理器发展简介 | 第14-15页 |
1.2.1 RISC 处理器 | 第14页 |
1.2.2 DSP 处理器 | 第14-15页 |
1.3 功能验证的需求及其重要性 | 第15-16页 |
1.4 本文主要研究工作和内容安排 | 第16-18页 |
2 功能验证理论及方法 | 第18-26页 |
2.1 验证的概念和层次 | 第18-20页 |
2.2 常用的验证方法 | 第20-24页 |
2.2.1 基于仿真的验证技术 | 第20-21页 |
2.2.2 软硬件协同验证 | 第21-22页 |
2.2.3 静态验证方法 | 第22页 |
2.2.4 形式化验证方法 | 第22-23页 |
2.2.5 基于断言的验证 | 第23-24页 |
2.3 验证结果及质量的衡量 | 第24-25页 |
2.3.1 行覆盖率 | 第24页 |
2.3.2 条件覆盖率 | 第24页 |
2.3.3 翻转覆盖率 | 第24-25页 |
2.3.4 有限状态机覆盖率 | 第25页 |
2.4 比较和总结 | 第25-26页 |
3 T DSP 及其验证策略 | 第26-38页 |
3.1 简介 | 第26-27页 |
3.2 系统架构 | 第27-31页 |
3.3 存储系统 | 第31-33页 |
3.4 流水线 | 第33-35页 |
3.5 验证策略 | 第35-37页 |
3.5.1 总体验证策略 | 第35-36页 |
3.5.2 激励生成策略 | 第36-37页 |
3.5.3 结果检测策略 | 第37页 |
3.6 本章小结 | 第37-38页 |
4 自动化验证平台的设计 | 第38-67页 |
4.1 自动化验证平台 | 第38-39页 |
4.2 伪随机测试程序生成器的研究和设计 | 第39-53页 |
4.2.1 伪随机测试程序自动生成方法 | 第40-44页 |
4.2.2 伪随机测试程序生成器的设计 | 第44-53页 |
4.3 总线功能模型(BUS FUNCTION MODEL, BFM)的设计 | 第53-55页 |
4.4 结果的抓取和自动比对 | 第55-57页 |
4.5 验证平台的可重用性分析 | 第57-58页 |
4.6 验证结果 | 第58-59页 |
4.7 基于人工神经网络的改进 | 第59-66页 |
4.7.1 向量优先级的定义 | 第60页 |
4.7.2 向量优先级建模 | 第60-64页 |
4.7.3 验证结果 | 第64-66页 |
4.8 本章小结 | 第66-67页 |
5 结论 | 第67-68页 |
参考文献 | 第68-72页 |
致谢 | 第72-73页 |
攻读学位期间发表的学术论文 | 第73页 |