摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第1章 绪论 | 第10-14页 |
1.1 课题的研究背景与意义 | 第10页 |
1.2 高速数据交换技术的国内外发展现状 | 第10-12页 |
1.3 论文的主要内容 | 第12-14页 |
第2章 PCI Express总线研究 | 第14-28页 |
2.1 PCI Express系统结构 | 第14-16页 |
2.2 PCI Express层次结构 | 第16-17页 |
2.3 事务层协议 | 第17-21页 |
2.3.1 事务层包的结构 | 第17-19页 |
2.3.2 路由方式 | 第19-20页 |
2.3.3 流控制协议 | 第20-21页 |
2.4 数据链路层协议 | 第21-25页 |
2.4.1 数据链路层包的结构 | 第22-23页 |
2.4.2 Ack/Nak协议 | 第23-25页 |
2.5 物理层协议 | 第25-27页 |
2.5.1 数据包结构 | 第25页 |
2.5.2 乱序原则 | 第25-26页 |
2.5.3 8b/10b编码协议 | 第26-27页 |
2.6 本章小结 | 第27-28页 |
第3章 PCI Express接口模块设计 | 第28-59页 |
3.1 系统时钟设计 | 第28-30页 |
3.2 物理层协议设计 | 第30-41页 |
3.2.1 Rocket IO GTP收发器原理 | 第31-32页 |
3.2.2 数据传输设计 | 第32-38页 |
3.2.3 链路训练和状态机 | 第38-41页 |
3.3 数据链路层协议设计 | 第41-49页 |
3.3.1 数据包发送模块设计 | 第41-43页 |
3.3.2 数据包接收模块设计 | 第43-45页 |
3.3.3 Ack/Nak链路传输协议设计 | 第45-48页 |
3.3.4 数据链路控制与管理状态机设计 | 第48-49页 |
3.4 事务层协议设计 | 第49-58页 |
3.4.1 事务包发送模块设计 | 第50-52页 |
3.4.2 事务包接收模块设计 | 第52-55页 |
3.4.3 配置空间功能设计 | 第55-56页 |
3.4.4 流控制协议设计 | 第56-58页 |
3.5 本章小结 | 第58-59页 |
第4章 PCI Express接口模块的仿真验证及优化 | 第59-73页 |
4.1 PCI Express功能仿真 | 第59-64页 |
4.1.1 验证环境 | 第59-60页 |
4.1.2 仿真结果 | 第60-64页 |
4.2 PCI Express时序分析 | 第64-69页 |
4.2.1 静态时序分析原理 | 第64-65页 |
4.2.2 时序约束设计 | 第65-67页 |
4.2.3 时序优化 | 第67-69页 |
4.3 下板测试验证 | 第69-72页 |
4.4 本章小结 | 第72-73页 |
总结 | 第73-75页 |
参考文献 | 第75-78页 |
致谢 | 第78-79页 |
作者简介 | 第79页 |