实时操作系统内核研究及中断管理的硬件实现
摘要 | 第1-6页 |
Abstract | 第6-10页 |
第1章 绪论 | 第10-16页 |
·选题的背景与目的 | 第10-11页 |
·实时操作系统研究现状 | 第11-12页 |
·中断管理国内外研究现状 | 第12-14页 |
·国外研究现状 | 第12-13页 |
·国内研究现状 | 第13-14页 |
·主要研究内容 | 第14-15页 |
·论文结构安排 | 第15-16页 |
第2章 实时操作系统的特征 | 第16-24页 |
·实时操作系统的特点 | 第16-17页 |
·实时操作系统的结构 | 第17-18页 |
·实时操作系统的体系结构 | 第18-20页 |
·典型的RTOS | 第20-22页 |
·RTOS 发展趋势 | 第22页 |
·本章小结 | 第22-24页 |
第3章 实时操作系统内核分析 | 第24-36页 |
·μC/OS-Ⅱ任务管理和任务调度 | 第24-26页 |
·任务管理 | 第24-25页 |
·任务调度 | 第25-26页 |
·μC/OS-Ⅱ任务堆栈 | 第26-27页 |
·堆栈空间的分配方式 | 第26-27页 |
·μC/OS-Ⅱ的堆栈检验 | 第27页 |
·μC/OS-Ⅱ的中断管理 | 第27-30页 |
·μC/OS-Ⅱ中断任务管理 | 第28-29页 |
·μC/OS-Ⅱ时钟节拍中断 | 第29-30页 |
·硬件实时操作系统的工作流程 | 第30-32页 |
·硬核内部结构 | 第32-34页 |
·本章小结 | 第34-36页 |
第4章 堆栈空间的硬件实现 | 第36-45页 |
·堆栈空间结构和大小计算 | 第36-39页 |
·堆栈空间结构 | 第36-37页 |
·堆栈空间大小计算模型 | 第37-39页 |
·栈空间硬件设计总体结构 | 第39-40页 |
·栈空间管理器VHDL 设计 | 第40-44页 |
·状态控制逻辑模块 | 第41-42页 |
·地址产生逻辑模块 | 第42-44页 |
·本章小结 | 第44-45页 |
第5章 中断管理硬件实现研究 | 第45-55页 |
·中断管理总体设计框架研究 | 第45-48页 |
·中断管理总体框架分析 | 第45-46页 |
·中断处理流程分析 | 第46-48页 |
·中断管理模块的总体结构 | 第48-50页 |
·中断管理模块的硬件设计 | 第50-54页 |
·中断源管理逻辑 | 第50-51页 |
·中断向量管理逻辑 | 第51-52页 |
·中断嵌套逻辑 | 第52页 |
·时钟节拍管理逻辑 | 第52-54页 |
·本章小结 | 第54-55页 |
第6章 实验平台及仿真结果分析 | 第55-65页 |
·XUP Viterx PRO-Ⅱ开发板概述 | 第55-56页 |
·基于FPGA 的设计及开发流程 | 第56-57页 |
·软件环境ISE 的开发流程 | 第57-60页 |
·时序仿真与结果分析 | 第60-64页 |
·栈空间管理器仿真结果及分析 | 第60-63页 |
·中断管理仿真结果及分析 | 第63-64页 |
·本章小结 | 第64-65页 |
结论 | 第65-67页 |
参考文献 | 第67-71页 |
攻读硕士学位期间所发表的学术论文 | 第71-72页 |
致谢 | 第72页 |