基于CPCI的模块化射频设备控制平台设计
摘要 | 第1-6页 |
ABSTRACT | 第6-13页 |
第一章 绪论 | 第13-17页 |
·课题来源及研究意义 | 第13-14页 |
·MIMO 的技术背景和发展现状 | 第14-15页 |
·本文研究关键点 | 第15-16页 |
·论文的结构和内容 | 第16-17页 |
第二章 系统结构 | 第17-27页 |
·收发信机整体设计方案 | 第17-18页 |
·发射部分结构 | 第18-19页 |
·接收部分设计 | 第19-22页 |
·接收机简介 | 第19-20页 |
·低频接收 | 第20-21页 |
·高频接收 | 第21-22页 |
·本振方案 | 第22-23页 |
·板卡和主机 | 第23-25页 |
·DSP 控制部分 | 第25-26页 |
小结 | 第26-27页 |
第三章 DSP 器件介绍 | 第27-40页 |
·DSP 器件介绍: | 第27-32页 |
·DSP 芯片 CPU 介绍 | 第28-29页 |
·DSP 芯片 CACHE 介绍 | 第29-30页 |
·DSP 芯片外设介绍 | 第30-31页 |
·DSP 芯片电源和时钟 | 第31-32页 |
·芯片的启动与配置 | 第32-36页 |
·启动模式的分类与设置 | 第32-33页 |
·快速启动的选择 | 第33-35页 |
·PCI 启动模式 | 第35-36页 |
·引脚复用和配置 | 第36-40页 |
·引脚复用 | 第36-37页 |
·GPIO 设置 | 第37-40页 |
第四章 硬件电路设计 | 第40-48页 |
·电源设计 | 第40-41页 |
·时钟电路 | 第41页 |
·复位电路 | 第41-43页 |
·I2C 总线接口 | 第43-46页 |
·I2C 总线时序 | 第43-44页 |
·I2C 设计 | 第44-45页 |
·IO 扩展器 CAT9554/5 | 第45-46页 |
·JTAG 接口 | 第46-48页 |
第五章 软件设计 | 第48-66页 |
·控制流程 | 第48-49页 |
·通信协议 | 第49-53页 |
·数据传输模式 | 第49-50页 |
·通信过程 | 第50-52页 |
·PCI 数据包帧内容 | 第52-53页 |
·命令对象 | 第52-53页 |
·命令类型定义 | 第53页 |
·对 AD9910 的控制 | 第53-62页 |
·芯片介绍 | 第53-54页 |
·串行编程 | 第54-58页 |
·跳频实现 | 第58-62页 |
·对 ADF4350 的控制 | 第62-64页 |
·DSP 与单片机的连接 | 第64-66页 |
第六章 测试 | 第66-75页 |
·测试设备和仪器 | 第66-67页 |
·硬件测试过程 | 第67-69页 |
·软件启动测试 | 第69-70页 |
·PCI 传输测试 | 第70-71页 |
·控制界面的测试和修改 | 第71-75页 |
第七章 总结 | 第75-76页 |
·全文总结 | 第75页 |
·下一步工作和不足 | 第75-76页 |
致谢 | 第76-77页 |
参考文献 | 第77-79页 |