| 摘要 | 第1-5页 |
| ABSTRACT | 第5-12页 |
| 第一章 绪论 | 第12-15页 |
| ·课题的背景和研究意义 | 第12-13页 |
| ·LDPC 码的发展现状 | 第13页 |
| ·论文各部分的主要研究内容 | 第13-15页 |
| 第二章 相干光通信的模型 | 第15-29页 |
| ·光纤通信系统 | 第15-16页 |
| ·光纤通信中的 FEC | 第16-20页 |
| ·第一代 FEC RS 码 | 第17-18页 |
| ·第二代级联码 | 第18-19页 |
| ·第三代软译码 LDPC Turbo | 第19-20页 |
| ·LDPC 码的概念 | 第20-23页 |
| ·LDPC 码简介 | 第20-21页 |
| ·线性分组码的 Tanner 图 | 第21页 |
| ·LDPC 码的构造方法 | 第21-22页 |
| ·QC-LDPC 码 | 第22-23页 |
| ·LDPC 码的译码 | 第23-26页 |
| ·比特翻转译码 | 第23-24页 |
| ·BP 算法 | 第24-25页 |
| ·MS 算法 | 第25-26页 |
| ·非二进制 LDPC 码 | 第26-27页 |
| ·译码方法 | 第26-27页 |
| ·本章小结 | 第27-29页 |
| 第三章 相干光通信下相位噪声对 LDPC 码译码的影响 | 第29-46页 |
| ·一种适用于光纤通信的 QC-LDPC 码 | 第29-30页 |
| ·采用高阶调制方式下的 LDPC 码 | 第30-34页 |
| ·高阶调制下 LLR 的计算 | 第31-33页 |
| ·不同调制方式下译码前后对比 | 第33-34页 |
| ·相位噪声的模型 | 第34-37页 |
| ·相位噪声的产生和影响因素 | 第34-35页 |
| ·相位估计 | 第35-37页 |
| ·相位噪声下 LDPC 码的译码性能 | 第37-40页 |
| ·相位噪声对 LDPC 译码前后的影响 | 第38页 |
| ·针对相位噪声提出的一种修正 LLR 计算方法 | 第38-39页 |
| ·修正 LLR 计算方法后 LDPC 码译码性能的提升 | 第39-40页 |
| ·色散模型 | 第40-45页 |
| ·色散补偿 | 第42-44页 |
| ·使用色散补偿技术后的 LDPC 译码 | 第44-45页 |
| ·本章小结 | 第45-46页 |
| 第四章 LDPC 码译码器的设计 | 第46-69页 |
| ·LDPC 码译码器的结构与组成 | 第46-49页 |
| ·校验节点更新单元 | 第47-48页 |
| ·变量节点更新单元 | 第48页 |
| ·判决和输出 | 第48-49页 |
| ·存储器地址生成和控制 | 第49页 |
| ·LDPC 码译码器中的数据存储方式与数据类型 | 第49-51页 |
| ·量化的选择及其对译码器性能的影响 | 第50-51页 |
| ·存储器的规模与数据存储方式 | 第51页 |
| ·LDPC 码译码器的硬件实现 | 第51-66页 |
| ·LDPC 码译码器的架构方案 | 第52-53页 |
| ·LDPC 码译码器中存储器的选择 | 第53-55页 |
| ·LDPC 校验节点更新单元的设计 | 第55-60页 |
| ·LDPC 变量节点更新单元的设计 | 第60-62页 |
| ·判决和输出模块的设计 | 第62-64页 |
| ·控制与地址生成模块 | 第64-66页 |
| ·硬件资源占用与结果仿真 | 第66-67页 |
| ·本章小结 | 第67-69页 |
| 第五章 结论与展望 | 第69-70页 |
| 致谢 | 第70-71页 |
| 参考文献 | 第71-74页 |
| 作者简历 | 第74页 |
| 攻硕期间取得的研究成果 | 第74-75页 |