| 致谢 | 第1-6页 |
| 中文摘要 | 第6-7页 |
| ABSTRACT | 第7-12页 |
| 1 引言 | 第12-17页 |
| ·VGA概述 | 第12-13页 |
| ·ASIC设计方法 | 第13-15页 |
| ·选题的意义 | 第15页 |
| ·论文的主要工作 | 第15-16页 |
| ·论文结构安排 | 第16-17页 |
| 2 显示原理 | 第17-23页 |
| ·显示控制方式 | 第17页 |
| ·VGA时序控制信号 | 第17-21页 |
| ·RGB色彩模式 | 第21-23页 |
| 3 VGA控制器的设计与实现 | 第23-52页 |
| ·总体设计思想 | 第23-24页 |
| ·颜色处理器 | 第24-30页 |
| ·设计思路 | 第24-25页 |
| ·数据处理方式 | 第25-27页 |
| ·仿真结果 | 第27-30页 |
| ·接口部分的设计 | 第30-37页 |
| ·WISHbone简介 | 第30-31页 |
| ·WISHbone互联方式 | 第31页 |
| ·WISHbone总线周期 | 第31-32页 |
| ·设计思路 | 第32-37页 |
| ·颜色查找表 | 第37-39页 |
| ·设计思路 | 第37-38页 |
| ·仿真结果 | 第38-39页 |
| ·异步FIFO | 第39-44页 |
| ·设计思路 | 第39-43页 |
| ·仿真结果 | 第43-44页 |
| ·视频时序产生器 | 第44-46页 |
| ·设计思路 | 第45-46页 |
| ·仿真结果 | 第46页 |
| ·内部寄存器 | 第46-52页 |
| ·设计思路 | 第46-47页 |
| ·控制寄存器 | 第47-48页 |
| ·水平时序寄存器 | 第48-49页 |
| ·垂直时序寄存器 | 第49页 |
| ·水平和垂直长度寄存器 | 第49页 |
| ·视频基地址 | 第49-50页 |
| ·状态寄存器 | 第50-52页 |
| 4 VGA控制器的逻辑综合与时序分析 | 第52-72页 |
| ·逻辑综合与静态时序分析 | 第52-54页 |
| ·VGA控制器的综合过程 | 第54-62页 |
| ·文件的准备 | 第54页 |
| ·设置工艺库和读入代码文件 | 第54-56页 |
| ·设置设计环境 | 第56-57页 |
| ·设置约束条件 | 第57-59页 |
| ·时序路径的优化 | 第59-62页 |
| ·综合编译策略 | 第62-63页 |
| ·综合中遇到的问题及解决方案 | 第63-67页 |
| ·时序问题 | 第63-65页 |
| ·latch问题 | 第65页 |
| ·不匹配问题 | 第65-66页 |
| ·虚假路径问题 | 第66页 |
| ·代码风格问题 | 第66-67页 |
| ·综合结果 | 第67-72页 |
| 5 测试平台及仿真结果 | 第72-92页 |
| ·概述 | 第72-73页 |
| ·测试平台的建立 | 第73-74页 |
| ·基于WISHbone总线结构的情景式IP核测试方案 | 第73页 |
| ·VGA控制器的测试结构 | 第73-74页 |
| ·VGA控制器的系统仿真 | 第74-92页 |
| ·寄存器测试 | 第74-75页 |
| ·FIFO中断测试 | 第75-76页 |
| ·RGB颜色数据测试 | 第76-83页 |
| ·存储阵列切换测试 | 第83-84页 |
| ·时序信号测试 | 第84-92页 |
| 6 总结 | 第92-93页 |
| 参考文献 | 第93-94页 |
| 作者简历 | 第94-96页 |
| 学位论文数据集 | 第96页 |