首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

∑△ADC结构研究与设计实践

摘要第1-5页
Abstract第5-13页
第1章 绪论第13-17页
   ·课题背景及研究意义第13-14页
   ·Σ△ADC的优势及历史发展第14-15页
   ·本文工作及论文结构第15-17页
第2章 Σ△ADC设计概论第17-42页
   ·模数转换器的体系结构第17-18页
   ·ADC常用术语第18-21页
   ·Σ△ADC基本原理与结构第21-36页
     ·Σ△ADC基本原理第21-30页
     ·Σ△调制器结构第30-36页
       ·一阶Σ△调制器第31-32页
       ·二阶Σ△调制器第32-34页
       ·高阶Σ△调制器第34-35页
       ·级联型Σ△调制器第35-36页
       ·Σ△调制器主要研究方向和新技术探索第36页
   ·数字滤波器第36-41页
     ·降频的基本原理第37-38页
     ·多级实现第38-39页
     ·滤波器结构第39-41页
   ·本章总结第41-42页
第3章 电路设计与实现第42-81页
   ·Σ△调制器的体系结构和参数的确定第42-47页
     ·过采样率的确定第42页
     ·调制器阶数和量化器位数的确定第42-44页
     ·增益衰减因子及级间祸合系数的确定第44-47页
   ·Σ△调制器的非理想特性第47-51页
     ·增益误差对调制器性能的影响第47页
     ·积分器的非理想特性第47-48页
     ·比较器的非理想特性第48页
     ·开关非零导通电阻第48-49页
     ·电路噪声第49-50页
     ·电荷注入和时钟馈通第50页
     ·艺△调制器的功耗分析第50-51页
   ·Σ△调制器的电路实现第51-80页
     ·积分器的设计第53-65页
     ·量化器的设计第65-68页
     ·多相时钟产生电路第68-70页
     ·噪声抵消逻辑电路第70-71页
     ·其他电路及仿真结果第71-78页
     ·模拟结果和性能分析第78-80页
   ·本章总结第80-81页
第4章 数字降频滤波器的设计第81-91页
   ·数字滤波器结构第81-83页
   ·数字滤波器设计第83-90页
     ·梳状滤波器第83-85页
     ·半带滤波器第85-90页
   ·本章总结第90-91页
第5章 版图布局第91-94页
   ·引言第91页
   ·版图布局第91-93页
     ·布图规划第91页
     ·积分器版图布局第91-92页
     ·电容阵列第92-93页
     ·晶体管匹配第93页
   ·本章总结第93-94页
第6章 结论第94-96页
   ·论文工作总结第94页
   ·工作展望第94-96页
致谢第96-97页
参考文献第97-102页
附录第102-103页
原创性声明第103页
关于学位论文使用授权的声明第103页

论文共103页,点击 下载论文
上一篇:ITO薄膜的水热法制备与性能研究
下一篇:孕妇血清中乙型肝炎病毒DNA含量及IFN-γ、IL-4、IL-6与HBV宫内感染关系的研究