∑△ADC结构研究与设计实践
摘要 | 第1-5页 |
Abstract | 第5-13页 |
第1章 绪论 | 第13-17页 |
·课题背景及研究意义 | 第13-14页 |
·Σ△ADC的优势及历史发展 | 第14-15页 |
·本文工作及论文结构 | 第15-17页 |
第2章 Σ△ADC设计概论 | 第17-42页 |
·模数转换器的体系结构 | 第17-18页 |
·ADC常用术语 | 第18-21页 |
·Σ△ADC基本原理与结构 | 第21-36页 |
·Σ△ADC基本原理 | 第21-30页 |
·Σ△调制器结构 | 第30-36页 |
·一阶Σ△调制器 | 第31-32页 |
·二阶Σ△调制器 | 第32-34页 |
·高阶Σ△调制器 | 第34-35页 |
·级联型Σ△调制器 | 第35-36页 |
·Σ△调制器主要研究方向和新技术探索 | 第36页 |
·数字滤波器 | 第36-41页 |
·降频的基本原理 | 第37-38页 |
·多级实现 | 第38-39页 |
·滤波器结构 | 第39-41页 |
·本章总结 | 第41-42页 |
第3章 电路设计与实现 | 第42-81页 |
·Σ△调制器的体系结构和参数的确定 | 第42-47页 |
·过采样率的确定 | 第42页 |
·调制器阶数和量化器位数的确定 | 第42-44页 |
·增益衰减因子及级间祸合系数的确定 | 第44-47页 |
·Σ△调制器的非理想特性 | 第47-51页 |
·增益误差对调制器性能的影响 | 第47页 |
·积分器的非理想特性 | 第47-48页 |
·比较器的非理想特性 | 第48页 |
·开关非零导通电阻 | 第48-49页 |
·电路噪声 | 第49-50页 |
·电荷注入和时钟馈通 | 第50页 |
·艺△调制器的功耗分析 | 第50-51页 |
·Σ△调制器的电路实现 | 第51-80页 |
·积分器的设计 | 第53-65页 |
·量化器的设计 | 第65-68页 |
·多相时钟产生电路 | 第68-70页 |
·噪声抵消逻辑电路 | 第70-71页 |
·其他电路及仿真结果 | 第71-78页 |
·模拟结果和性能分析 | 第78-80页 |
·本章总结 | 第80-81页 |
第4章 数字降频滤波器的设计 | 第81-91页 |
·数字滤波器结构 | 第81-83页 |
·数字滤波器设计 | 第83-90页 |
·梳状滤波器 | 第83-85页 |
·半带滤波器 | 第85-90页 |
·本章总结 | 第90-91页 |
第5章 版图布局 | 第91-94页 |
·引言 | 第91页 |
·版图布局 | 第91-93页 |
·布图规划 | 第91页 |
·积分器版图布局 | 第91-92页 |
·电容阵列 | 第92-93页 |
·晶体管匹配 | 第93页 |
·本章总结 | 第93-94页 |
第6章 结论 | 第94-96页 |
·论文工作总结 | 第94页 |
·工作展望 | 第94-96页 |
致谢 | 第96-97页 |
参考文献 | 第97-102页 |
附录 | 第102-103页 |
原创性声明 | 第103页 |
关于学位论文使用授权的声明 | 第103页 |