基于DSP和CPLD的电力数据采集平台的研究与设计
中文摘要 | 第1页 |
ABSTRACT | 第3-6页 |
第一章 引言 | 第6-9页 |
·微机继电保护的发展 | 第6-7页 |
·本课题研究的意义 | 第7-8页 |
·本课题所作的工作 | 第8-9页 |
第二章 平台化设计思想探讨 | 第9-12页 |
·单片机产品平台开发概述 | 第9页 |
·单片机应用平台的建立 | 第9-10页 |
·应用平台的 SSN 设计 | 第10-12页 |
第三章 微机继电保护硬件平台的设计方案 | 第12-20页 |
·传统硬件平台核心器件优缺点分析 | 第12-14页 |
·处理器 | 第12-13页 |
·数据采集系统 | 第13-14页 |
·系统逻辑控制系统 | 第14页 |
·本硬件平台的设计思想 | 第14-15页 |
·课题的硬件平台方案 | 第15-20页 |
·平台的硬件结构 | 第15页 |
·平台核心器件器件的选取 | 第15-20页 |
第四章 系统逻辑控制的 CPLD 实现 | 第20-27页 |
·可编程逻辑器件 PLD 概述 | 第20-22页 |
·PLD 的分类和开发过程 | 第20-21页 |
·复杂可编程逻辑器件(CPLD) | 第21-22页 |
·用 CPLD 实现系统逻辑应用分析 | 第22-24页 |
·传统的设计思路分析 | 第22-23页 |
·采用CPLD 实现的优点 | 第23-24页 |
·CPLD 在平台中的应用 | 第24-27页 |
·CPLD 引脚定义 | 第24页 |
·逻辑框图 | 第24-27页 |
第五章 外围电路功能的实现 | 第27-45页 |
·显示电路 | 第27-29页 |
·硬件设计 | 第27-29页 |
·驱动程序设计 | 第29页 |
·键盘系统的实现 | 第29-30页 |
·串并转换的实现 | 第30-34页 |
·串口扩展芯片PC16552 简介 | 第31-33页 |
·硬件接口电路设计 | 第33-34页 |
·I~2C 总线时钟 | 第34-38页 |
·I~2C 总线的特点 | 第34-35页 |
·日历时钟的硬件设计 | 第35-36页 |
·I~2C 总线时序的软件模拟 | 第36-38页 |
·CAN 总线 | 第38-41页 |
·CAN 技术简介 | 第38-39页 |
·对 CAN 控制器的软件编程 | 第39-41页 |
·电流环电路设计 | 第41-42页 |
·掉电保护电路 | 第42-45页 |
·ADM691 芯片简介 | 第42-43页 |
·掉电保护电路设计 | 第43-45页 |
第六章 系统的抗干扰措施 | 第45-50页 |
·微机保护的干扰方式和干扰来源 | 第45页 |
·干扰对微机保护装置的影响 | 第45-46页 |
·微机保护的抗干扰措施 | 第46-50页 |
·硬件抗干扰措施 | 第46-48页 |
·软件抗干扰措施 | 第48-50页 |
第七章 结论 | 第50-51页 |
参考文献 | 第51-53页 |
致谢 | 第53-54页 |
附录 | 第54-60页 |
在学期间发表的学术论文和参加科研情况 | 第60页 |