片上时钟系统的研究与设计
| 摘要 | 第1-12页 |
| ABSTRACT | 第12-13页 |
| 第一章 绪论 | 第13-17页 |
| ·研究背景 | 第13-14页 |
| ·片上时钟系统的研究进展和课题的主要工作 | 第14-15页 |
| ·论文的结构 | 第15页 |
| ·论文的研究成果 | 第15-17页 |
| 第二章 时钟信号的偏斜与抖动 | 第17-23页 |
| ·引言 | 第17-18页 |
| ·时钟偏差 | 第18-19页 |
| ·时钟抖动 | 第19-20页 |
| ·偏差和抖动的来源 | 第20-22页 |
| ·减小时钟偏斜和抖动的一些思路 | 第22-23页 |
| 第三章 时钟分布技术 | 第23-36页 |
| ·时钟分布网络的结构 | 第23-25页 |
| ·时钟偏斜的补偿技术 | 第25-27页 |
| ·低功耗的时钟分布网络设计 | 第27页 |
| ·时钟分布网络的时序分析和建模 | 第27-31页 |
| ·对过程不敏感的时钟分布网络的设计 | 第28-30页 |
| ·时钟偏斜的估计模型 | 第30-31页 |
| ·时钟分布网络时序特征的优化 | 第31-32页 |
| ·Alpha微处理器系列 | 第32-36页 |
| ·Alpha21064 | 第33页 |
| ·Alpha21164 | 第33-34页 |
| ·Alpha21264 | 第34-36页 |
| 第四章 X微处理器时钟分布网络及相关电路设计 | 第36-55页 |
| ·X微处理器时钟分布网络设计 | 第36-43页 |
| ·设计背景及设计要求 | 第36页 |
| ·对X微处理器时钟分布网络设计要求的分析 | 第36-37页 |
| ·X微处理器时钟分布网络的结构 | 第37-40页 |
| ·时钟树驱动模块 | 第40-43页 |
| ·X处理器时钟分布的低功耗设计 | 第43-44页 |
| ·X处理器上电初始化的时钟设计 | 第44-49页 |
| ·上电初始化时钟电路的总体结构 | 第44-45页 |
| ·上电检测电路 | 第45-48页 |
| ·自振时钟电路 | 第48-49页 |
| ·频率保护电路 | 第49-51页 |
| ·二分频电路 | 第51-52页 |
| ·频率检测电路 | 第52-55页 |
| 第五章 时钟产生及相关设计 | 第55-72页 |
| ·锁相环的基本原理 | 第55-56页 |
| ·环路滤波器的设计 | 第56-61页 |
| ·锁相环的噪声 | 第56-57页 |
| ·环路滤波器的设计理论 | 第57-59页 |
| ·环路滤波器的设计步骤 | 第59-61页 |
| ·加速锁定电路的设计 | 第61-64页 |
| ·压控振荡器的等摆幅设计 | 第64-67页 |
| ·版图技术 | 第67-69页 |
| ·噪声考虑 | 第67-68页 |
| ·VCO中的版图技巧 | 第68-69页 |
| ·锁相环样片的测试结果 | 第69-72页 |
| 结束语 | 第72-73页 |
| 致谢 | 第73-74页 |
| 参考文献 | 第74-77页 |
| 作者在学期间取得的学术成果 | 第77页 |