| 摘要 | 第1-4页 |
| Abstract | 第4-5页 |
| 目录 | 第5-7页 |
| 第一章 绪论 | 第7-20页 |
| 1.1 多媒体系统集成芯片综述 | 第7-12页 |
| 1.1.1 多媒体处理器的分类 | 第7-9页 |
| 1.1.2 多处理器的多媒体系统集成芯片的体系结构 | 第9-11页 |
| 1.1.3 系统集成芯片的设计方法 | 第11-12页 |
| 1.2 多媒体系统集成芯片MediaSoC设计与实现 | 第12-18页 |
| 1.2.1 双核结构的多媒体系统集成芯片MediaSoC | 第12-14页 |
| 1.2.2 多媒体系统芯片MediaSoC设计流程 | 第14-18页 |
| 1.3 多媒体系统集成芯片在实现与验证中碰到的挑战 | 第18-19页 |
| 1.4 本文的主要研究工作和内容安排 | 第19-20页 |
| 第二章 多媒体系统集成芯片MediaSoC的综合技术 | 第20-34页 |
| 2.1 综合简介 | 第20-21页 |
| 2.2 MediaSoC有利于综合的结构设计 | 第21-24页 |
| 2.2.1 MediaSoC的结构特点 | 第21-22页 |
| 2.2.2 MediaSoC的有利于综合模块划分 | 第22-24页 |
| 2.2.2.1 MediaSoC顶层模块的划分 | 第22-23页 |
| 2.2.2.2 MediaSoC核心模块的划分 | 第23-24页 |
| 2.3 MediaSoC基于物理综合的综合技术 | 第24-33页 |
| 2.3.1 逻辑综合与物理综合 | 第25-27页 |
| 2.3.2 MediaSoC综合中的若干问题 | 第27-30页 |
| 2.3.2.1 综合策略 | 第28页 |
| 2.3.2.2 与物理设计相联系 | 第28-29页 |
| 2.3.2.3 高扇出线的处理 | 第29-30页 |
| 2.3.2.4 面积优化 | 第30页 |
| 2.3.3 MediaSoC基于物理综合的综合流程及综合结果 | 第30-33页 |
| 2.4 本章小结 | 第33-34页 |
| 第三章 多媒体系统集成芯片MediaSoC的物理实现 | 第34-49页 |
| 3.1 MediaSoC的设计特点 | 第34-35页 |
| 3.2 MediaSoC物理实现的流程 | 第35-37页 |
| 3.3 MediaSoC的物理设计中的关键技术 | 第37-47页 |
| 3.3.1 物理模块的规划 | 第37-40页 |
| 3.3.2 电源网络设计 | 第40-43页 |
| 3.3.3 时钟树设计 | 第43-44页 |
| 3.3.4 时序收敛问题 | 第44-47页 |
| 3.4 MediaSoC物理实现的结果 | 第47-48页 |
| 3.5 本章小结 | 第48-49页 |
| 第四章 MediaSoC的软件验证技术 | 第49-61页 |
| 4.1 MediaSoC软硬件协同验证策略 | 第49-50页 |
| 4.2 MediaSoC的动态软件仿真验证 | 第50-54页 |
| 4.2.1 MediaSoC动态仿真验证策略 | 第50-52页 |
| 4.2.2 MediaSoC动态仿真验证结果 | 第52-54页 |
| 4.3 MediaSoC的静态验证技术 | 第54-60页 |
| 4.3.1 MediaSoC静态验证的流程与策略 | 第54-56页 |
| 4.3.2 MediaSoC的静态时序分析 | 第56-58页 |
| 4.3.3 MediaSoC的形式验证 | 第58-60页 |
| 4.4 本章小结 | 第60-61页 |
| 全文总结 | 第61-62页 |
| 参考文献 | 第62-67页 |
| 作者攻读硕士期间录用发表的论文 | 第67页 |
| 作者攻读硕士期间参加的科研工作 | 第67-68页 |
| 致谢 | 第68页 |