针对40/100G高速以太网多核处理器架构的研究与改进
摘要 | 第1-6页 |
Abstract | 第6-10页 |
第一章 高性能服务器现状的研究 | 第10-21页 |
·研究背景 | 第10-12页 |
·40 Gbit/s高速网络时代来临 | 第10-11页 |
·100 Gbit/s网络标准逐渐成熟 | 第11-12页 |
·市场对高性能服务器的需求依旧强劲 | 第12页 |
·高性能服务器架构的研究 | 第12-18页 |
·传统计算机架构系统概述 | 第12-13页 |
·传统网络数据处理流程概述 | 第13-17页 |
·传统解决方案面临的主要瓶颈 | 第17-18页 |
·多核处理器的发展趋势和前沿研究 | 第18页 |
·本章小结 | 第18-21页 |
第二章 网络环境仿真平台的研究 | 第21-36页 |
·EDS执行驱动仿真系统平台 | 第21-24页 |
·EDS执行驱动仿真系统平台概述 | 第22页 |
·ASIM与SSDV接口模块 | 第22-23页 |
·网卡模块及其同步机制 | 第23-24页 |
·ASIM仿真平台 | 第24-33页 |
·ASIM系统概述 | 第24-26页 |
·ASIM系统的基本建模思想 | 第26-27页 |
·ASIM功能模型 | 第27-28页 |
·ASIM模块配置管理机制 | 第28-32页 |
·HASIM系统概述 | 第32-33页 |
·SSDV仿真平台 | 第33-35页 |
·本章小结 | 第35-36页 |
第三章 多核处理器架构的改进 | 第36-55页 |
·理想状态下处理网络数据的性能指标 | 第36-38页 |
·传统数据包处理流程中主要瓶颈问题 | 第36-37页 |
·理想的网络处理数据性能指标 | 第37-38页 |
·处理器架构的改进 | 第38-46页 |
·传统处理器架构概述 | 第38-39页 |
·传统处理器核心概述 | 第39页 |
·多核处理器架构的改进 | 第39-40页 |
·网卡NIC模块 | 第40-43页 |
·网卡接口NIC Interface模块 | 第43-46页 |
·操作系统底层软件的改进 | 第46-48页 |
·原有系统底层软件中重要组件 | 第46-47页 |
·底层软件的改进 | 第47-48页 |
·数据包发送流程的改进 | 第48-54页 |
·传统数据包发送流程 | 第48-51页 |
·数据包发送流程的改进 | 第51-54页 |
·本章小结 | 第54-55页 |
第四章 改进后多核处理器性能的测试实验与分析 | 第55-65页 |
·仿真环境介绍 | 第55-57页 |
·重要统计概念 | 第57-58页 |
·仿真时钟概念 | 第57页 |
·数据包发送速率:Gbit/s | 第57-58页 |
·对照实验数据 | 第58-62页 |
·针对不同数据包大小的实验 | 第58-59页 |
·单核处理器对比实验 | 第59-61页 |
·多核处理器对比实验 | 第61-62页 |
·实验分析 | 第62-64页 |
·单核处理器实验数据分析 | 第62-63页 |
·多核处理器实验数据分析 | 第63-64页 |
·本章小结 | 第64-65页 |
第五章 总结与展望 | 第65-66页 |
参考文献 | 第66-68页 |
致谢 | 第68-69页 |
研究生期间发表论文 | 第69页 |