嵌入式处理器中Cache的研究与设计
摘要 | 第1-5页 |
Abstract | 第5-8页 |
第1章 绪论 | 第8-13页 |
·研究背景 | 第8-9页 |
·国内外研究现状 | 第9-11页 |
·研究内容及意义 | 第11-12页 |
·论文结构 | 第12-13页 |
第2章 Cache 概述 | 第13-20页 |
·基本工作原理 | 第13页 |
·Cache 的含义 | 第13-14页 |
·工作原理 | 第14-15页 |
·读过程 | 第14页 |
·写过程 | 第14-15页 |
·组织形式 | 第15-16页 |
·替换策略 | 第16-17页 |
·功耗模型 | 第17页 |
·基本结构 | 第17-19页 |
·联合与分离结构 | 第18页 |
·Cache 结构参数 | 第18-19页 |
·Cache 存储体 | 第19页 |
·本章小结 | 第19-20页 |
第3章 模拟平台 | 第20-32页 |
·软件模拟平台 | 第20-25页 |
·模拟平台概述 | 第20-22页 |
·搭建模拟平台 | 第22-25页 |
·标准程序的研究 | 第25-28页 |
·研究方法 | 第26页 |
·模拟点的提取 | 第26-28页 |
·RTL 级模拟平台 | 第28-31页 |
·基础处理器 | 第29-30页 |
·RTL 级模拟平台 | 第30-31页 |
·本章小结 | 第31-32页 |
第4章 Cache 设计空间探索 | 第32-49页 |
·基础Cache 设计 | 第32-37页 |
·存储体的设计 | 第32-33页 |
·存储操作 | 第33-36页 |
·控制器的设计 | 第36-37页 |
·Cache 性能研究 | 第37-40页 |
·相联度对性能的影响 | 第38-39页 |
·容量对性能的影响 | 第39-40页 |
·Line 大小对性能的影响 | 第40页 |
·Cache 功耗研究 | 第40-42页 |
·相联度对功耗的影响 | 第41-42页 |
·容量和line 大小对功耗的影响 | 第42页 |
·Cache 替换算法的研究 | 第42-45页 |
·替换算法的实现 | 第43-44页 |
·替换算法对性能的影响 | 第44-45页 |
·替换算法的硬件消耗 | 第45页 |
·Cache 结构的确立 | 第45-46页 |
·CAM-Tag Cache 设计 | 第46-48页 |
·CAM 简介 | 第46-47页 |
·CAM-Tag Cache 结构 | 第47-48页 |
·CAM-Tag Cache 功耗研究 | 第48页 |
·本章小结 | 第48-49页 |
结论 | 第49-50页 |
参考文献 | 第50-55页 |
攻读学位期间发表的学术论文 | 第55-57页 |
致谢 | 第57页 |