摘要 | 第1-7页 |
Abstract | 第7-11页 |
第1章 绪论 | 第11-17页 |
·课题背景和意义 | 第11页 |
·国内外发展现状及趋势 | 第11-13页 |
·本文研究内容及文章结构 | 第13-15页 |
·研究方法和技术路线 | 第15-17页 |
第2章 宽带综合数据光同步网简介 | 第17-26页 |
·宽带综合数据光同步网概述 | 第17-21页 |
·宽带综合数据光同步网概述 | 第17-18页 |
·宽带综合数据光同步网组成及各部分功能 | 第18-20页 |
·宽带综合数据光同步网的QoS 保证 | 第20-21页 |
·宽带综合数据光同步网的帧结构 | 第21-23页 |
·上行帧结构 | 第21-23页 |
·下行帧结构 | 第23页 |
·宽带综合数据光同步网用户节点的结构 | 第23-25页 |
·节点系统接收发送控制与数据总线 | 第23-24页 |
·节点控制单元中断处理 | 第24-25页 |
·本章小结 | 第25-26页 |
第3章 节点模拟语音通信系统协议的设计 | 第26-40页 |
·语音通信系统的组成 | 第26-28页 |
·信令的发布及通话的建立过程 | 第28-35页 |
·信令结构 | 第28-32页 |
·通话过程 | 第32-35页 |
·模拟语音通信协议设计 | 第35-39页 |
·节点模拟语音板基本功能 | 第35-36页 |
·用户接口电路板基本功能 | 第36-37页 |
·模拟话机模块通信协议 | 第37-38页 |
·话务管理系统节点的基本功能设计 | 第38-39页 |
·本章小结 | 第39-40页 |
第4章 节点模拟语音通信板模块的设计 | 第40-59页 |
·节点模拟语音通信板模块的总体结构 | 第40-47页 |
·FPGA 语音通信两种设计模型的比较 | 第40-41页 |
·节点处理器 | 第41-43页 |
·FPGA/CPLD 概述及CycloneII 简介 | 第43-45页 |
·SOPC Builder 和NiosII 处理器 | 第45-47页 |
·节点模拟语音通信板各部分功能模块的硬件设计 | 第47-51页 |
·FPGA 模拟语音通信模块的设计 | 第51-54页 |
·发送通信模块的设计 | 第51-52页 |
·接收通信模块的设计 | 第52-53页 |
·显示模块的设计 | 第53-54页 |
·FPGA 语音通信功能模块的IP 设计 | 第54-56页 |
·节点语音通信板模块NIOS II 嵌入式系统的硬件设计 | 第56-58页 |
·NiosII 外围设备的硬件设计 | 第56-57页 |
·NiosII 系统模块的设计 | 第57-58页 |
·本章小结 | 第58-59页 |
第5章 用户接口电路板模块设计 | 第59-80页 |
·用户接口电路板模块总体功能设计 | 第59-60页 |
·OVP 模块 | 第60页 |
·SLIC 模块设计 | 第60-64页 |
·用户接口电路芯片简介 | 第60-61页 |
·用户接口电路芯片功能应用 | 第61-63页 |
·电话高压供电子板的硬件电路 | 第63-64页 |
·DTMF 模块设计 | 第64-65页 |
·DTMF 芯片简介 | 第64页 |
·DTMF 收发电路设计 | 第64-65页 |
·音频处理电路模块 | 第65-66页 |
·正弦波产生模块 | 第66-71页 |
·系统硬件电路设计 | 第66-67页 |
·正弦波模块FPGA/CPLD 设计 | 第67-71页 |
·单片机模块及CPLD 电路板设计 | 第71-79页 |
·PIC 单片机电路设计 | 第71-72页 |
·PIC 单片机主程序设计 | 第72-73页 |
·PIC 单片机与CPLD 通信设计 | 第73-74页 |
·CPLD 实现用户接口电路功能的程序及逻辑设计 | 第74-79页 |
·本章小结 | 第79-80页 |
第6章 系统调试与结果 | 第80-86页 |
·系统硬件的PCB 设计 | 第80-83页 |
·用户接口电路板PCB 设计 | 第80-81页 |
·节点模拟语音通信板PCB 设计 | 第81-83页 |
·语音通信电路的测试 | 第83-85页 |
·硬件配置 | 第83-84页 |
·调试过程 | 第84-85页 |
·设计改进 | 第85-86页 |
结论 | 第86-88页 |
参考文献 | 第88-91页 |
攻读硕士学位期间发表的论文及获得的科研成果 | 第91-92页 |
致谢 | 第92-93页 |
附录A | 第93-100页 |
附录B | 第100-103页 |