摘要 | 第1-6页 |
ABSTRACT | 第6-10页 |
第一章 绪论 | 第10-15页 |
·列车通信网络(TCN)概述 | 第10-11页 |
·我国列车通信网络的基本情况 | 第11-12页 |
·国内外研究现状与发展 | 第12-13页 |
·课题来源及研究意义 | 第13页 |
·论文的主要工作及组织结构 | 第13-15页 |
第二章 列车通信网络关键技术研究 | 第15-25页 |
·列车既有通信网络 | 第15-17页 |
·LonWorks 总线 | 第15页 |
·WorldFIP 总线 | 第15-16页 |
·CAN 总线 | 第16页 |
·TCN 总线 | 第16-17页 |
·MVB 总线及其关键技术 | 第17-24页 |
·本章小结 | 第24-25页 |
第三章 MVB 总线管理器的总体方案设计 | 第25-34页 |
·MVB 总线管理器的功能与设计要求 | 第25-26页 |
·MVB 总线管理器的功能 | 第25页 |
·MVB 总线管理器的设计要求 | 第25-26页 |
·MVB 总线管理器常见设计方案剖析 | 第26页 |
·FPGA 与SOPC 技术 | 第26-31页 |
·FPGA 技术 | 第26-29页 |
·SOPC 技术 | 第29-31页 |
·MVB 总线管理器设计方案的确立 | 第31-33页 |
·MVB 总线管理器的总体方案 | 第31-32页 |
·MVB 总线管理器的硬件结构 | 第32-33页 |
·本章小结 | 第33-34页 |
第四章 MVB 总线管理器设计与实现 | 第34-54页 |
·MVB 总线管理器功能模块的划分 | 第34-35页 |
·MVB 总线管理器的实现 | 第35-50页 |
·MVBC 的编码器模块 | 第35-39页 |
·MVBC 的解码器模块 | 第39-42页 |
·MVBC 的主控单元模块 | 第42-45页 |
·MVBC 的报文分析模块 | 第45-48页 |
·通信存储器及其接口设计 | 第48-50页 |
·MVBC 与Nios II 系统的集成 | 第50-53页 |
·本章小结 | 第53-54页 |
第五章 MVB 总线管理器功能模块的仿真测试与分析 | 第54-60页 |
·MVB 总线管理器功能模块的仿真测试 | 第54-57页 |
·主、从帧帧头编码仿真测试 | 第54页 |
·主帧数据编码仿真测试 | 第54-55页 |
·主、从帧起始位及帧头识别仿真测试 | 第55-56页 |
·源、宿端口接收主帧及响应从帧仿真测试 | 第56-57页 |
·MVB 总线通信的容错性分析 | 第57-59页 |
·本章小结 | 第59-60页 |
第六章 总结与展望 | 第60-62页 |
·论文的总结 | 第60-61页 |
·未来工作的展望 | 第61-62页 |
参考文献 | 第62-64页 |
致谢 | 第64-65页 |
附录:攻读硕士学位期间发表的学术论文 | 第65页 |