六通道可变带宽数字接收机的FPGA软件设计
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-16页 |
1.1 课题背景及研究意义 | 第10-11页 |
1.2 数字接收机的相关技术研究和发展现状 | 第11-14页 |
1.2.1 FPGA技术的发展现状 | 第11-13页 |
1.2.2 国内外数字接收机的发展现状 | 第13-14页 |
1.3 本文主要工作及论文结构介绍 | 第14-16页 |
第二章 可变带宽数字接收机的相关理论基础 | 第16-28页 |
2.1 数字接收机的基本结构 | 第16页 |
2.2 信号采样理论 | 第16-19页 |
2.2.1 低通采样定理 | 第16-17页 |
2.2.2 带通采样定理 | 第17-19页 |
2.3 可变带宽数字下变频 | 第19-22页 |
2.3.1 数字正交混频 | 第19页 |
2.3.2 数字滤波器 | 第19-22页 |
2.4 频谱分析变换 | 第22-27页 |
2.4.1 按时间抽取FFT算法 | 第23-25页 |
2.4.2 按频率抽取FFT算法 | 第25-27页 |
2.5 本章小结 | 第27-28页 |
第三章 六通道可变带宽数字接收机方案设计 | 第28-41页 |
3.1 系统设计指标要求 | 第28-29页 |
3.2 系统整体设计方案 | 第29-30页 |
3.3 可变带宽数字下变频设计 | 第30-37页 |
3.3.1 NCO混频器设计 | 第30-34页 |
3.3.2 CIC滤波器设计 | 第34-35页 |
3.3.3 多相滤波器设计 | 第35-37页 |
3.4 系统方案仿真 | 第37-40页 |
3.4.1 NCO混频器仿真 | 第37-38页 |
3.4.2 CIC滤波器仿真 | 第38-39页 |
3.4.3 多相滤波器仿真 | 第39-40页 |
3.5 本章小结 | 第40-41页 |
第四章 可变带宽数字接收机的FPGA设计与实现 | 第41-65页 |
4.1 FPGA设计概述 | 第41-42页 |
4.1.1 FPGA的设计基本原则与设计技巧 | 第41页 |
4.1.2 系统开发工具 | 第41-42页 |
4.2 系统FPGA软件的设计方案 | 第42-43页 |
4.3 时钟管理模块 | 第43-44页 |
4.4 码制转换 | 第44-45页 |
4.5 可变带宽数字下变频设计实现 | 第45-55页 |
4.5.1 NCO混频模块设计实现 | 第46-48页 |
4.5.2 CIC滤波器设计实现 | 第48-51页 |
4.5.3 多相滤波器设计实现 | 第51-55页 |
4.6 FFT频谱分析模块设计实现 | 第55-59页 |
4.6.1 FFT模块设计 | 第55-56页 |
4.6.2 FFT控制模块设计 | 第56-58页 |
4.6.3 频谱取模模块设计 | 第58-59页 |
4.7 数据缓存模块设计 | 第59-61页 |
4.8 接.控制与参数配置模块设计 | 第61-63页 |
4.9 系统资源使用情况 | 第63-64页 |
4.10 本章小结 | 第64-65页 |
第五章 系统测试 | 第65-70页 |
5.1 A/D采样输出测试 | 第65页 |
5.2 数字下变频测试 | 第65-66页 |
5.3 系统联合测试 | 第66-69页 |
5.3.1 信号传输接.测试 | 第66-67页 |
5.3.2 整体测试 | 第67-69页 |
5.4 本章小结 | 第69-70页 |
第六章 全文总结与展望 | 第70-71页 |
6.1 全文总结 | 第70页 |
6.2 后续工作展望 | 第70-71页 |
致谢 | 第71-72页 |
参考文献 | 第72-74页 |
攻读硕士学位期间取得的成果 | 第74-75页 |