摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 绪论 | 第9-14页 |
1.1 滤波器组设计及应用 | 第9-11页 |
1.1.1 滤波器组的发展历程 | 第9-10页 |
1.1.2 滤波器组的应用 | 第10-11页 |
1.2 FPGA 发展 | 第11-13页 |
1.2.1 FPGA 发展现状及应用领域 | 第11-12页 |
1.2.2 FPGA 发展趋势 | 第12-13页 |
1.3 本章小结 | 第13-14页 |
第二章 滤波器组与FPGA 基础知识 | 第14-30页 |
2.1 抽取内插和多相分解 | 第14-19页 |
2.1.1 信号的M 抽取 | 第14-15页 |
2.1.2 信号的L 内插 | 第15-16页 |
2.1.3 有理数倍抽样率变换 | 第16-17页 |
2.1.4 多相结构 | 第17-19页 |
2.2 滤波器组的完全重构 | 第19-22页 |
2.2.1 滤波器组 | 第19-20页 |
2.2.2 两通道滤波器组完全重构 | 第20-21页 |
2.2.3 M 通道滤波器组的完全重构 | 第21-22页 |
2.3 FPGA 器件 | 第22-27页 |
2.3.1 FPGA 定义 | 第22页 |
2.3.2 FPGA 器件结构 | 第22-25页 |
2.3.3 FPGA 的配置 | 第25-27页 |
2.4 基于FPGA 的数字信号处理 | 第27-29页 |
2.4.1 DSP builder 简介 | 第27页 |
2.4.2 DSP builder 设计流程 | 第27-29页 |
2.4.3 与SOPC Builder 一起构建系统 | 第29页 |
2.5 本章小结 | 第29-30页 |
第三章 时域过采样重叠变换的理论及其FPGA 实现 | 第30-46页 |
3.1 时域过采样重叠变换 | 第30-34页 |
3.1.1 重叠变换 | 第30-32页 |
3.1.2 时域重叠变换 | 第32-33页 |
3.1.3 时域过采样重叠变换 | 第33-34页 |
3.2 DSP Builder 实现 | 第34-45页 |
3.2.1 分析结构图 | 第34-37页 |
3.2.2 搭建硬件模块 | 第37-41页 |
3.2.3 在Simulink 仿真 | 第41-42页 |
3.2.4 转换为硬件模块并仿真 | 第42-44页 |
3.2.5 生成IP 核 | 第44-45页 |
3.3 本章小结 | 第45-46页 |
第四章 基于格型结构的最优去噪OLPPRFBs 设计及其FPGA 实现 | 第46-62页 |
4.1 OLPPRFBs 的性质及其格型设计方法 | 第46-49页 |
4.1.1 过采样完全重构滤波器组性质 | 第46页 |
4.1.2 格型结构分解 | 第46-49页 |
4.2 最优去噪综合滤波器组的设计原理 | 第49-50页 |
4.3 滤波器组的FPGA 实现 | 第50-61页 |
4.3.1 算法描述 | 第50-52页 |
4.3.2 滤波器组的DSP Builder 实现 | 第52-57页 |
4.3.3 转化硬件模块并仿真 | 第57-58页 |
4.3.4 自定义IP | 第58-61页 |
4.4 本章小结 | 第61-62页 |
第五章 总结与展望 | 第62-63页 |
参考文献 | 第63-68页 |
致谢 | 第68-69页 |
附录 作者攻读硕士期间发表的论文 | 第69-70页 |
详细摘要 | 第70-73页 |