基于PCIe接口的固态硬盘控制器设计与实现
摘要 | 第5-6页 |
abstract | 第6页 |
第一章 绪论 | 第10-13页 |
1.1 课题背景 | 第10-11页 |
1.2 国内外研究状态 | 第11-12页 |
1.3 本文主要工作 | 第12页 |
1.4 本论文的结构安排 | 第12-13页 |
第二章 固态硬盘控制器相关技术 | 第13-21页 |
2.1 PCIE接口 | 第13-15页 |
2.1.1 事务层 | 第14-15页 |
2.1.2 数据链路层 | 第15页 |
2.1.3 物理层 | 第15页 |
2.2 FTL管理技术 | 第15-19页 |
2.2.1 页映射 | 第16-17页 |
2.2.2 块映射 | 第17-18页 |
2.2.3 混合映射 | 第18-19页 |
2.2.4 垃圾回收 | 第19页 |
2.2.5 磨损均衡 | 第19页 |
2.2.6 ECC纠错 | 第19页 |
2.3 本章小结 | 第19-21页 |
第三章 固态硬盘控制器设计 | 第21-52页 |
3.1 固态硬盘控制器设计要求 | 第21页 |
3.2 单核控制器架构分析 | 第21-23页 |
3.3 多模块组控制器架构分析 | 第23-30页 |
3.3.1 总体架构分析 | 第24-26页 |
3.3.2 多模块组架构业务流 | 第26-28页 |
3.3.3 各模块带宽分析 | 第28-29页 |
3.3.4 延时评估 | 第29-30页 |
3.4 多模块组总体架构设计 | 第30-36页 |
3.4.1 AXI0总线设计 | 第30-31页 |
3.4.2 PCIE模块设计 | 第31-33页 |
3.4.3 顶层设计 | 第33-36页 |
3.5 智能缓存设计 | 第36-42页 |
3.5.1 智能缓存分析 | 第36-38页 |
3.5.2 智能缓存设计 | 第38-39页 |
3.5.3 智能缓存管理 | 第39-40页 |
3.5.4 智能缓存同步设计 | 第40-42页 |
3.6 协议处理模块设计 | 第42-51页 |
3.6.1 硬件设计 | 第43-48页 |
3.6.2 固件设计 | 第48-51页 |
3.7 本章小结 | 第51-52页 |
第四章 固态硬盘控制器的实现与测试 | 第52-71页 |
4.1 固态硬盘控制器功能仿真 | 第52-55页 |
4.1.1 功能仿真环境搭建 | 第53-54页 |
4.1.2 测试用例 | 第54页 |
4.1.3 测试结果及分析 | 第54-55页 |
4.2 固态硬盘控制器的实现 | 第55-58页 |
4.3 FPGA验证测试 | 第58-70页 |
4.3.1 FPGA选型 | 第58页 |
4.3.2 FPGA环境搭建 | 第58-60页 |
4.3.3 测试环境搭建 | 第60-64页 |
4.3.4 测试用例 | 第64-66页 |
4.3.5 测试结果与分析 | 第66-70页 |
4.4 本章小结 | 第70-71页 |
第五章 结论 | 第71-73页 |
5.1 本文的主要贡献 | 第71页 |
5.2 下一步工作的展望 | 第71-73页 |
致谢 | 第73-74页 |
参考文献 | 第74-77页 |