摘要 | 第6-7页 |
ABSTRACT | 第7-8页 |
第1章 绪论 | 第11-18页 |
1.1 本文研究背景及意义 | 第11-12页 |
1.2 国内外相关研究进展 | 第12-16页 |
1.2.1 MSMA逆效应应用的发展现状 | 第12-13页 |
1.2.2 数据采集系统的发展现状 | 第13-14页 |
1.2.3 总线接口技术的发展现状 | 第14-16页 |
1.3 本文主要研究思路 | 第16-18页 |
第2章 MSMA逆效应及系统相关基础理论 | 第18-27页 |
2.1 MSMA逆效应特性 | 第18-20页 |
2.2 数据采集理论 | 第20-22页 |
2.2.1 采样定理及其应用 | 第21-22页 |
2.2.2 采样保持与数字化过程 | 第22页 |
2.3 FPGA相关知识 | 第22-24页 |
2.3.1 FPGA特点 | 第22页 |
2.3.2 FPGA原理与设计流程 | 第22-24页 |
2.4 USB总线技术 | 第24-25页 |
2.4.1 设计开发中使用的USB接口芯片 | 第24页 |
2.4.2 USB总线协议相关知识 | 第24-25页 |
2.5 系统总体介绍 | 第25-26页 |
2.6 本章小结 | 第26-27页 |
第3章 基于FPGA的AD采集与传输控制 | 第27-40页 |
3.1 核心控制流程图与硬件语言 | 第27-28页 |
3.2 基于IP核的时钟控制系统 | 第28-29页 |
3.3 AD采集模块的实现 | 第29-34页 |
3.3.1 AD采集功能的硬件电路设计与实现 | 第29-32页 |
3.3.2 基于VERILOG HDL语言的AD采集模块的实现 | 第32-34页 |
3.4 基于VERILOG HDL语言的控制功能的实现 | 第34-36页 |
3.4.1 控制功能的实现 | 第34-35页 |
3.4.2 SIGNALTAPII基础知识与应用 | 第35-36页 |
3.5 基于VERILOG HDL语言的USB通信 | 第36-39页 |
3.5.1 FPGA与 68013A关联的引脚配置 | 第36-37页 |
3.5.2 FIFO相关功能与研究现状 | 第37-38页 |
3.5.3 基于VERILOG HDL语言的USB通讯功能的功能实现 | 第38-39页 |
3.6 本章小结 | 第39-40页 |
第4章 68013A与FPGA的协同控制与上位机开发 | 第40-51页 |
4.1 CY7C68013A的基础知识 | 第40-41页 |
4.1.1 FX2工作模式 | 第40-41页 |
4.1.2 端点缓冲配置 | 第41页 |
4.2 USB设备驱动安装与调试 | 第41-42页 |
4.3 USB固件设计 | 第42-45页 |
4.3.1 增强型 8051C语言框架 | 第43页 |
4.3.2 增强型 8051C语言设计 | 第43-45页 |
4.4 上位机软件设计 | 第45-49页 |
4.4.1 上位机介绍与流程图 | 第45-46页 |
4.4.2 CYAPI封装函数库及其使用 | 第46-48页 |
4.4.3 上位机对AD数据流的处理与图像显示 | 第48-49页 |
4.4.4 基于ACCESS的数据库存储功能的实现 | 第49页 |
4.5 本章小结 | 第49-51页 |
第5章 MSMA逆效应数据的处理 | 第51-58页 |
5.1 频域信号分析与傅里叶模型的建立 | 第51-53页 |
5.2 阻尼模型的建立 | 第53-55页 |
5.3 两种模型的对比与分析 | 第55-56页 |
5.4 MSMA逆效应能量采集系统的仿真及其应用 | 第56-57页 |
5.5 本章小结 | 第57-58页 |
结论 | 第58-60页 |
参考文献 | 第60-62页 |
致谢 | 第62-63页 |
攻读硕士期间发表(含录用)的学术论文 | 第63页 |