摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 绪论 | 第8-12页 |
1.1 课题的背景与意义 | 第8页 |
1.2 国内外研究现状 | 第8-10页 |
1.3 研究内容与设计指标 | 第10-11页 |
1.3.1 研究内容 | 第10页 |
1.3.2 设计指标 | 第10-11页 |
1.4 论文组织 | 第11-12页 |
第二章 物理不可克隆函数理论基础 | 第12-18页 |
2.1 物理不可克隆函数 | 第12-13页 |
2.2 三种典型的PUFs实现形式 | 第13-16页 |
2.2.1 环形振荡器PUFs | 第13-14页 |
2.2.2 仲裁器PUFs | 第14-15页 |
2.2.3 静态随机存储器PUFs | 第15-16页 |
2.3 PUFs的应用前景 | 第16-17页 |
2.4 本章小结 | 第17-18页 |
第三章 SRAM PUFs的特性和实现方式 | 第18-32页 |
3.1 SRAM中的节点及其特性 | 第18-19页 |
3.2 最小熵计算方法 | 第19页 |
3.3 传统SRAM PUFs熵获取架构 | 第19-20页 |
3.4 节点筛选策略 | 第20-24页 |
3.4.1 筛选读取次数设置 | 第20-21页 |
3.4.2 掉电时间设置 | 第21-22页 |
3.4.3 最低振荡次数设置 | 第22-24页 |
3.5 调节算法 | 第24-30页 |
3.5.1 SHA-256算法 | 第24-25页 |
3.5.2 QUARK算法 | 第25-30页 |
3.6 本章小结 | 第30-32页 |
第四章 基于SRAM PUFs高效的熵获取架构及其实现 | 第32-50页 |
4.1 基于SRAM PUFs的高效熵获取架构 | 第32-33页 |
4.2 熵获取架构的模块划分 | 第33-34页 |
4.3 熵获取电路各模块的RTL设计 | 第34-49页 |
4.3.1 控制模块的RTL设计 | 第34-36页 |
4.3.2 筛选模块的RTL设计 | 第36-42页 |
4.3.3 浮点计算单元的RTL设计 | 第42-45页 |
4.3.4 SHA-256算法模块的RTL设计 | 第45-47页 |
4.3.5 S-QUARK算法模块的RTL设计 | 第47-49页 |
4.4 本章小结 | 第49-50页 |
第五章 前端仿真、电路的FPGA实现及其相关分析 | 第50-64页 |
5.1 前端功能仿真 | 第50-56页 |
5.1.1 控制模块的仿真 | 第50-51页 |
5.1.2 筛选模块的仿真 | 第51-52页 |
5.1.3 浮点计算单元的仿真 | 第52-53页 |
5.1.4 SHA-256算法模块的仿真 | 第53页 |
5.1.5 S-QUARK算法模块的仿真 | 第53-54页 |
5.1.6 系统仿真 | 第54-56页 |
5.2 熵获取电路的FPGA实现 | 第56-62页 |
5.2.1 FPGA平台搭建 | 第56页 |
5.2.2 资源耗费 | 第56-59页 |
5.2.3 NIST检测结果及其分析 | 第59-62页 |
5.3 安全性讨论 | 第62-63页 |
5.4 本章小结 | 第63-64页 |
第六章 总结与展望 | 第64-66页 |
6.1 总结 | 第64页 |
6.2 展望 | 第64-66页 |
参考文献 | 第66-70页 |
致谢 | 第70-72页 |
攻读硕士学位期间发表的论文 | 第72页 |