用于雷达测距与测速的数据处理系统设计与实现
摘要 | 第4-5页 |
ABSTRACT | 第5页 |
第一章 绪论 | 第8-12页 |
1.1 研究背景 | 第8页 |
1.2 国内外现状以及发展趋势 | 第8-10页 |
1.3 本课题研究内容与意义 | 第10-12页 |
第二章 数据处理系统的搭建平台 | 第12-20页 |
2.1 数据运算模块的搭建平台 | 第12-13页 |
2.2 数据传输模块的搭建平台 | 第13-18页 |
2.2.1 硬件内部数据传输总线 | 第13-17页 |
2.2.2 三速以太网IP核 | 第17-18页 |
2.3 数据处理系统软件搭建平台 | 第18-20页 |
第三章 雷达信号与数据处理理论 | 第20-32页 |
3.1 雷达信号处理原理 | 第20-23页 |
3.1.1 连续调频波测距原理 | 第20-21页 |
3.1.2 正弦波测距原理 | 第21-23页 |
3.2 快速傅里叶变换算法 | 第23-29页 |
3.2.1 按时域抽取的基-2 傅里叶变换算法 | 第25-27页 |
3.2.2 按频域抽取的基-2 傅里叶变换算法 | 第27-29页 |
3.3 快速傅里叶变换的时序逻辑结构实现方法 | 第29-32页 |
3.3.1 单蝶形运算单元结构 | 第30-31页 |
3.3.2 流水线结构 | 第31-32页 |
第四章 数据处理系统硬件设计 | 第32-48页 |
4.1 系统硬件结构设计 | 第32-34页 |
4.2 数据传输模块设计 | 第34-38页 |
4.2.1 数据传输模块组件连接 | 第35-36页 |
4.2.2 仿真分析 | 第36-38页 |
4.3 数据运算模块设计 | 第38-48页 |
4.3.1 蝶形运算模块 | 第39-41页 |
4.3.2 ROM模块 | 第41-43页 |
4.3.3 双端口RAM子模块 | 第43-44页 |
4.3.4 逻辑控制模块 | 第44-45页 |
4.3.5 硬件占用与仿真结果分析 | 第45-48页 |
第五章 数据处理系统软件设计 | 第48-56页 |
5.1 软件层级 | 第48-49页 |
5.2 软件设计要点 | 第49-51页 |
5.3 主函数设计 | 第51页 |
5.4 网络连接程序设计 | 第51-53页 |
5.5 FFT任务程序设计 | 第53-54页 |
5.6 系统软件测试 | 第54-56页 |
第六章 数据处理系统测试 | 第56-63页 |
6.1 雷达测距系统测试 | 第57-59页 |
6.2 雷达测速系统测试 | 第59-63页 |
第七章 总结与展望 | 第63-64页 |
参考文献 | 第64-67页 |
发表论文和参加科研情况说明 | 第67-68页 |
致谢 | 第68-69页 |