基于LabWindows/CVI的数据综合器测试仪上位机软件设计
| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 1 绪论 | 第8-11页 |
| ·研究背景和意义 | 第8页 |
| ·国内外研究现状 | 第8-10页 |
| ·论文内容安排 | 第10-11页 |
| 2 数据综合器测试仪介绍 | 第11-16页 |
| ·主要功能 | 第11页 |
| ·主要技术指标 | 第11-13页 |
| ·系统组成 | 第13页 |
| ·工作原理 | 第13-14页 |
| ·LabWindows/CVI 开发平台简介 | 第14-16页 |
| 3 测试仪上位机软件设计 | 第16-31页 |
| ·总体设计 | 第16-17页 |
| ·上位机接口设计 | 第17-18页 |
| ·功能模块详细设计 | 第18-29页 |
| ·总线接口模块 | 第18-21页 |
| ·自检模块 | 第21页 |
| ·参数配置模块 | 第21-24页 |
| ·同步状态读取模块 | 第24-25页 |
| ·数据接收模块 | 第25-26页 |
| ·数据显示模块 | 第26-27页 |
| ·数据分析模块 | 第27-29页 |
| ·GUI 界面设计 | 第29-30页 |
| ·软件目录组织结构 | 第30页 |
| ·本章小结 | 第30-31页 |
| 4 软件关键模块实现及关键技术 | 第31-49页 |
| ·软件关键模块实现 | 第31-39页 |
| ·通信协议 | 第31-33页 |
| ·数据帧结构确定及波形显示 | 第33-36页 |
| ·数据全帧显示 | 第36-37页 |
| ·1024 路参数设置 | 第37-39页 |
| ·关键技术 | 第39-48页 |
| ·多线程技术 | 第39-40页 |
| ·进程/线程优先级技术 | 第40-41页 |
| ·数据传输可靠性 | 第41-43页 |
| ·多线程数据保护技术 | 第43-45页 |
| ·大于 4G 文件的操作 | 第45-47页 |
| ·动态链接库技术 | 第47-48页 |
| ·本章小结 | 第48-49页 |
| 5 软件测试及结果分析 | 第49-59页 |
| ·测试判定策略 | 第50-52页 |
| ·结合硬件的软件测试步骤 | 第52-58页 |
| ·测试结果 | 第58-59页 |
| 6 结论与展望 | 第59-60页 |
| 参考文献 | 第60-64页 |
| 攻读硕士学位期间发表的论文及所取得的研究成果 | 第64-65页 |
| 致谢 | 第65-66页 |