摘要 | 第1-4页 |
Abstract | 第4-5页 |
目录 | 第5-7页 |
第一章 绪论 | 第7-11页 |
·研究背景及意义 | 第7页 |
·国内外研究现状 | 第7-8页 |
·论文内容及逻辑结构安排 | 第8-11页 |
第二章 定时同步理论基础 | 第11-25页 |
·定时同步的概念以及实际意义 | 第11-14页 |
·定时失步影响仿真分析 | 第12-14页 |
·信号估计的 CRAMER-RAO 界 | 第14-21页 |
·同步参数估计性能的评价方法 | 第14-16页 |
·参数估计的理论下界—修正的 Cramer-Rao 界(MCRB) | 第16-17页 |
·定时同步参数估计的 MCRB | 第17-19页 |
·MCRB 的仿真与分析 | 第19-21页 |
·定时同步结构与分类 | 第21-23页 |
·本章小结 | 第23-25页 |
第三章 开环与闭环定时同步算法 | 第25-61页 |
·内插技术介绍 | 第25-38页 |
·内插原理 | 第25-28页 |
·插值滤波器的性能分析 | 第28-30页 |
·插值滤波器的类型 | 第30-33页 |
·内插滤波器实现结构 | 第33-38页 |
·闭环定时同步 | 第38-44页 |
·定时误差提取 | 第38-39页 |
·环路滤波器的设计 | 第39-40页 |
·NCO 控制器 | 第40-42页 |
·闭环定时同步性能仿真与分析 | 第42-44页 |
·开环定时同步 | 第44-58页 |
·内插控制 | 第44-45页 |
·定时误差估计 | 第45-48页 |
·开环定时同步性能分析 | 第48-58页 |
·开环与闭环性能比较 | 第58-59页 |
·仿真说明 | 第58-59页 |
·仿真分析 | 第59页 |
·本章小结 | 第59-61页 |
第四章 高速数传并行接收机以及定时同步方案 | 第61-73页 |
·并行处理结构的必要性 | 第61-62页 |
·并行处理结构和匹配滤波器 | 第62-66页 |
·并行处理结构 | 第62-64页 |
·匹配滤波器的频域实现 | 第64-66页 |
·并行结构下的定时同步 | 第66-71页 |
·时域同步与频域同步 | 第66-68页 |
·本项目采用的定时同步方案 | 第68页 |
·并行结构频域定时同步性能分析 | 第68-71页 |
·本章小结 | 第71-73页 |
第五章 工作总结与展望 | 第73-75页 |
·工作总结 | 第73页 |
·下一步工作展望 | 第73-75页 |
致谢 | 第75-77页 |
参考文献 | 第77-80页 |