| 摘要 | 第1-7页 |
| Abstract | 第7-13页 |
| 第一章 绪论 | 第13-25页 |
| ·集成电路技术的发展 | 第13-14页 |
| ·数字集成电路中的复用技术与SoC设计挑战 | 第14-18页 |
| ·集成电路设计流程中的复用技术 | 第14-15页 |
| ·SoC设计挑战 | 第15-18页 |
| ·主要工作与研究成果 | 第18-22页 |
| ·研究思想与论文组织结构 | 第22-25页 |
| 第二章 复用技术在SOC设计中的应用综述 | 第25-35页 |
| ·基于复用技术SoC设计 | 第25-26页 |
| ·晶体管级复用 | 第26-27页 |
| ·门级复用 | 第27-31页 |
| ·基于复用的综合及布局方法 | 第28-29页 |
| ·基于复用的布图方法 | 第29-31页 |
| ·系统级复用 | 第31-32页 |
| ·频繁模式复用与集成电路分析 | 第32-34页 |
| ·研究现状总结 | 第34-35页 |
| 第三章 接口电路架构复用技术研究 | 第35-51页 |
| ·IP复用概述及挑战 | 第35-36页 |
| ·基于SoC可配置CF/CF+卡接口控制器设计 | 第36-43页 |
| ·CF/CF+卡概述 | 第36页 |
| ·CFHC体系结构及主要模块集成 | 第36-41页 |
| ·功能仿真及FPGA验证 | 第41-42页 |
| ·小结 | 第42-43页 |
| ·基于SoC低功耗MMC卡接口控制器设计 | 第43-49页 |
| ·MMC卡概述 | 第43页 |
| ·MMCC体系结构及主要模块集成 | 第43-46页 |
| ·低功耗设计 | 第46-47页 |
| ·结果分析 | 第47-49页 |
| ·小结 | 第49页 |
| ·接口电路架构复用 | 第49-50页 |
| ·本章总结 | 第50-51页 |
| 第四章 基于二同构扩展数字集成电路规律性提取 | 第51-65页 |
| ·研究现状 | 第51-52页 |
| ·基本概念 | 第52-55页 |
| ·门级电路描述 | 第52-53页 |
| ·电路的有向图表示 | 第53-55页 |
| ·电路存储结构 | 第55-56页 |
| ·集成电路规律性提取流程 | 第56-61页 |
| ·电路分析及删除缓冲器单元 | 第56-59页 |
| ·提取二同构电路 | 第59页 |
| ·生成子电路模板 | 第59-60页 |
| ·同构子电路搜索匹配 | 第60-61页 |
| ·选择最终的子电路实例及模板结果 | 第61页 |
| ·应用实例及实验结果 | 第61-63页 |
| ·本章总结 | 第63-65页 |
| 第五章 数字集成电路中频繁模式预提取算法 | 第65-79页 |
| ·数据挖掘与集成电路规律性提取 | 第65-66页 |
| ·问题提出及算法动机 | 第66-67页 |
| ·经典算法回顾 | 第67-69页 |
| ·SPOG算法 | 第67-68页 |
| ·TREE算法 | 第68页 |
| ·小结 | 第68-69页 |
| ·小规模频繁子电路提取算法 | 第69-77页 |
| ·小规模频繁子电路模型 | 第69-70页 |
| ·频繁了电路的提取流程 | 第70-74页 |
| ·实验结果与分析 | 第74-77页 |
| ·小结 | 第77页 |
| ·本章总结 | 第77-79页 |
| 第六章 数字集成电路中基本结构模板提取算法 | 第79-99页 |
| ·研究现状 | 第79-80页 |
| ·问题提出及算法动机 | 第80-81页 |
| ·顺序相关边权值模型 | 第81-82页 |
| ·链状模板提取算法 | 第82-92页 |
| ·链状结构提取算法 | 第82-84页 |
| ·降低根节点对数应用 | 第84-88页 |
| ·链状模板规律性提取结果 | 第88-91页 |
| ·小结 | 第91-92页 |
| ·扇形模板提取算法 | 第92-97页 |
| ·扇形结构提取算法 | 第92-94页 |
| ·降低根节点对数应用 | 第94页 |
| ·扇形模板规律性提取结果 | 第94-97页 |
| ·小结 | 第97页 |
| ·本章总结 | 第97-99页 |
| 第七章 频繁模式挖掘在集成电路分析中的应用 | 第99-131页 |
| ·集成电路分析研究现状 | 第99-101页 |
| ·门级数字集成电路分析整理流程 | 第101-113页 |
| ·门级网表预处理 | 第102-103页 |
| ·基本结构识别 | 第103-106页 |
| ·频繁模式挖掘 | 第106-112页 |
| ·电路覆盖与层次化整理 | 第112-113页 |
| ·特殊结构提取模型 | 第113-116页 |
| ·寄存器识别 | 第113-114页 |
| ·状态机的识别 | 第114-115页 |
| ·计数器的识别 | 第115-116页 |
| ·小结 | 第116页 |
| ·网络处理器专用ASIP电路分析应用实例 | 第116-127页 |
| ·门级网表预处理 | 第117-118页 |
| ·基本功能结构识别 | 第118-122页 |
| ·频繁模式挖掘 | 第122-123页 |
| ·电路覆盖与层次化整理 | 第123-127页 |
| ·小结 | 第127页 |
| ·STRONG ARM中DATA-PATH电路分析 | 第127-130页 |
| ·本章总结 | 第130-131页 |
| 第八章 总结与展望 | 第131-137页 |
| ·本文结论 | 第131-134页 |
| ·存在的不足以及未来的工作 | 第134-135页 |
| ·展望 | 第135-137页 |
| 致谢 | 第137-138页 |
| 参考文献 | 第138-149页 |
| 作者已发表或录用的文章及科研情况 | 第149-150页 |