基于Nios的串行总线分析仪研制
摘要 | 第1-5页 |
Abstract | 第5-9页 |
第1章 绪论 | 第9-13页 |
·研究的目的和意义 | 第9页 |
·基于Nios的串行总线分析仪的国内外发展概况 | 第9-11页 |
·Nios嵌入式软核处理器技术现状 | 第9-10页 |
·串行总线分析仪的技术现状 | 第10-11页 |
·课题来源及主要研究内容 | 第11-12页 |
·本文结构 | 第12-13页 |
第2章 设计原则及方案论证 | 第13-24页 |
·设计要求 | 第13-14页 |
·设计原则 | 第14-15页 |
·硬件设计原则 | 第14页 |
·软件设计原则 | 第14-15页 |
·总体设计方案 | 第15-23页 |
·波形检测电路方案 | 第16-18页 |
·波形译码电路及HDLC协议解码器方案 | 第18-19页 |
·处理器方案 | 第19-22页 |
·存储器方案 | 第22页 |
·键盘及显示方案 | 第22-23页 |
·本章小结 | 第23-24页 |
第3章 硬件设计 | 第24-44页 |
·物理层波形检测电路设计 | 第24-31页 |
·物理层波形检测原理 | 第24-27页 |
·物理层波形检测的硬件实现 | 第27-29页 |
·DA控制模块 | 第29-30页 |
·数字去抖逻辑 | 第30-31页 |
·HDLC协议解码器模块设计 | 第31-35页 |
·HDLC协议分析 | 第31-32页 |
·HDLC协议解码器逻辑设计 | 第32-35页 |
·Nios II处理器模块设计 | 第35-39页 |
·外围设备 | 第35-37页 |
·用户定制外设 | 第37页 |
·SDRAM控制器 | 第37-39页 |
·键盘显示电路设计 | 第39-41页 |
·行列式键盘与单片机接口电路 | 第39-40页 |
·液晶与单片机接口电路 | 第40-41页 |
·PCB电路设计 | 第41-42页 |
·本章小结 | 第42-44页 |
第4章 软件设计 | 第44-53页 |
·软件需求分析 | 第44页 |
·键盘控制和液晶显示软件 | 第44页 |
·Nios II嵌入式控制程序 | 第44页 |
·软件开发平台 | 第44-45页 |
·液晶显示和键盘控制程序设计 | 第45-49页 |
·主程序设计 | 第45-46页 |
·光标移动键子程序 | 第46页 |
·显示控制子程序 | 第46-48页 |
·加减键子程序 | 第48页 |
·虚拟I~2C总线读取数据程序 | 第48-49页 |
·Nios II嵌入式控制程序设计 | 第49-52页 |
·主程序设计 | 第49-50页 |
·中断处理子函数 | 第50-52页 |
·本章小结 | 第52-53页 |
第5章 测试与结果分析 | 第53-58页 |
·测试 | 第53-57页 |
·测试方法 | 第53-55页 |
·结果分析 | 第55-56页 |
·测试过程中所遇到的问题及解决办法 | 第56-57页 |
·本章小结 | 第57-58页 |
结论 | 第58-59页 |
参考文献 | 第59-62页 |
附录 PCB实物图 | 第62-63页 |
攻读学位期间发表的学术论文 | 第63-65页 |
致谢 | 第65页 |