基于FPGA的静止图像编码器的研究与实现
| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 第一章 绪论 | 第8-14页 |
| ·引言 | 第8-9页 |
| ·图像编码技术的研究进展 | 第9-11页 |
| ·图像数据压缩标准的概况 | 第11-12页 |
| ·本文研究的内容 | 第12-14页 |
| 第二章 离散小波变换 | 第14-20页 |
| ·引言 | 第14-15页 |
| ·提升小波变换分析 | 第15-18页 |
| ·小波变换基本定义 | 第15-16页 |
| ·提升方案 | 第16-18页 |
| ·离散小波变换的图像编码优点 | 第18-19页 |
| ·本章小结 | 第19-20页 |
| 第三章 基于小波变换的内嵌编码技术 | 第20-28页 |
| ·引言 | 第20页 |
| ·内嵌编码技术原理 | 第20-23页 |
| ·编码原理 | 第20-21页 |
| ·编码效率 | 第21-22页 |
| ·一般框架 | 第22-23页 |
| ·原始SPIHT 算法 | 第23-24页 |
| ·无链表SPIHT 编码算法 | 第24-27页 |
| ·本章小结 | 第27-28页 |
| 第四章 压缩编码器的硬件实现 | 第28-46页 |
| ·引言 | 第28页 |
| ·压缩编码系统硬件实现的框图 | 第28-29页 |
| ·9/71inebased 小波变换的硬件实现 | 第29-39页 |
| ·提升硬件结构分析 | 第29-30页 |
| ·基于行的实时提升小波变换实现结构 | 第30-34页 |
| ·整体结构 | 第30-32页 |
| ·行变换实现结构 | 第32页 |
| ·列变换和中间缓存实现结构 | 第32-33页 |
| ·小波系数输出缓冲和控制结构 | 第33-34页 |
| ·实时性分析 | 第34-35页 |
| ·最终时序 | 第35-36页 |
| ·存储空间分析 | 第36-38页 |
| ·列变换缓存分析 | 第36-37页 |
| ·各级小波系数输出缓存分析 | 第37-38页 |
| ·性能比较 | 第38-39页 |
| ·比特平面并行SPIHT 算法的硬件实现 | 第39-43页 |
| ·比特平面并行SPIHT 编码算法 | 第39-41页 |
| ·比特平面并行SPIHT 编码器的VLSI 结构 | 第41-42页 |
| ·比特平面数的选择 | 第42页 |
| ·性能比较 | 第42-43页 |
| ·硬件系统实测结果及分析 | 第43-45页 |
| ·本章小结 | 第45-46页 |
| 第五章 结束语 | 第46-48页 |
| 致谢 | 第48-50页 |
| 参考文献 | 第50-52页 |
| 研究成果 | 第52页 |