基于R37路由器的主控板设计与实现
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-9页 |
·R37 路由器主控板开发的背景和意义 | 第7页 |
·R37 路由器主控板PCB 设计思想 | 第7-8页 |
·本文的主要内容 | 第8-9页 |
第二章 R37 路由器系统硬件设计 | 第9-21页 |
·R37 路由器系统功能和组成 | 第9-10页 |
·R37 路由器主控板硬件设计 | 第10-21页 |
·R37 路由器主控板管理模块设计 | 第11-18页 |
·PQ3 DDR 模块电路设计 | 第12-15页 |
·PQ3 外围功能模块设计 | 第15-18页 |
·R37 路由器主控板电源与时钟模块设计 | 第18-21页 |
第三章 高速PCB 设计的基础理论 | 第21-35页 |
·传输线理论 | 第21-28页 |
·传输线的RLCG 模型 | 第21-22页 |
·传输线的特征阻抗 | 第22-24页 |
·信号的反射 | 第24-28页 |
·串扰 | 第28-31页 |
·串扰产生的原理 | 第28-29页 |
·近端和远端串扰 | 第29-31页 |
·电源完整性原理 | 第31-32页 |
·电磁干扰原理 | 第32-35页 |
第四章 R37 路由器主控板 PCB 设计 | 第35-65页 |
·主控板布局和叠层设计 | 第35-38页 |
·主控板的整体布局 | 第35-36页 |
·叠层设计 | 第36-38页 |
·趋肤效应对特征阻抗的影响 | 第38-47页 |
·趋肤效应产生的原因 | 第38-39页 |
·矩形截面直导线内自感随趋肤效应的变化 | 第39-45页 |
·端接电阻值的选择 | 第45-47页 |
·主要模块 PCB 设计 | 第47-65页 |
·PCI 模块 PCB 设计 | 第47-49页 |
·以太网模块 PCB 设计 | 第49-50页 |
·DDR 模块PCB 设计 | 第50-55页 |
·DDR 的时钟设计 | 第50-51页 |
·DDR 拓扑结构 | 第51-55页 |
·电源设计 | 第55-58页 |
·R37 路由器实现结果及讨论 | 第58-65页 |
结束语 | 第65-67页 |
致谢 | 第67-69页 |
参考文献 | 第69-73页 |
作者在读研期间的研究成果 | 第73页 |