摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第一章 绪论 | 第9-14页 |
·实时图像信号处理系统的发展状况 | 第9-11页 |
·FPGA技术的发展现状 | 第11-12页 |
·课题研究的目标 | 第12-13页 |
·论文的组织和设计实现的思路 | 第13-14页 |
第二章 基于EDA工具的FPGA/CPLD开发 | 第14-29页 |
·电子设计自动化(EDA)简介 | 第14-18页 |
·EDA技术特征 | 第14-15页 |
·EDA技术的发展分为三个阶段 | 第15-16页 |
·电路级设计 | 第16-17页 |
·系统级设计 | 第17-18页 |
·硬件描述语言(HDL) | 第18-20页 |
·VERILOG HDL语言简介 | 第18页 |
·VERILOG HDL历史 | 第18-19页 |
·VERILOG HDL主要能力 | 第19-20页 |
·FPGA/CPLD简介 | 第20-22页 |
·FPGA/CPLD特点 | 第20-21页 |
·FPGA/CPLD编程技术 | 第21页 |
·FPGA/CPLD结构 | 第21-22页 |
·基于EDA工具的FPGA/CPLD开发流程 | 第22-26页 |
·FPGA/CPLD的开发流程 | 第22-24页 |
·用 FPGA/CPLD进行开发的优点 | 第24-25页 |
·用 FPGA/CPLD进行开发的局限性 | 第25-26页 |
·MAX + PLUS Ⅱ软件简介 | 第26-27页 |
·MAX + PLUS Ⅱ软件特点 | 第26页 |
·MAX + PLUS Ⅱ软件设计步骤 | 第26-27页 |
·自顶向下(UP TO DOWN)设计方法 | 第27-28页 |
·自顶向下(UP TO DOWN)设计方法特点及流程 | 第27-28页 |
·自顶向下(UP TO DOWN)设计方法优点 | 第28页 |
·小结 | 第28-29页 |
第三章 实时图像信号处理的基本理论和I~2C总线的实现 | 第29-49页 |
·实时图像信号概述 | 第29-32页 |
·实时图像信号处理的基本过程 | 第29页 |
·实时图像技术概念 | 第29-32页 |
·图像预处理算法 | 第32-35页 |
·噪声消除 | 第33页 |
·中值滤波 | 第33-35页 |
·图像分割算法 | 第35-39页 |
·阈值化分割算法 | 第35-37页 |
·边缘检测算法 | 第37-39页 |
·I~2C总线 | 第39-48页 |
·I~2C总线概述 | 第40页 |
·I~2C总线规范 | 第40-41页 |
·I~2C总线的概念 | 第41-42页 |
·I~2C总线的时序要求 | 第42-44页 |
·I~2C接口程序的基本框架 | 第44页 |
·I~2C总线的具体实现 | 第44-47页 |
·仿真结果 | 第47-48页 |
·小结 | 第48-49页 |
第四章 实时图像信号处理器设计 | 第49-68页 |
·实时图像信号处理的框架 | 第49-52页 |
·CCD摄像头 | 第50页 |
·实时图像信号转换模块 | 第50页 |
·实时图像数据计算模块 | 第50-51页 |
·通信模块 | 第51-52页 |
·实时图像信号处理的电路 | 第52-59页 |
·中央控制器 FPGA | 第52-53页 |
·SAA7113H采集芯片介绍 | 第53-56页 |
·实时图像信号转换电路 | 第56-57页 |
·图像缓存部分电路 | 第57-59页 |
·实时图像信号处理程序的具体实现 | 第59-63页 |
·主体程序的实现 | 第59-60页 |
·实时图像数据采集程序的实现 | 第60-63页 |
·SRAM的读写控制 | 第63页 |
·设计程序与仿真 | 第63-67页 |
·设计程序 | 第63-64页 |
·仿真结果 | 第64-66页 |
·程序下载 | 第66-67页 |
·PCB板设计注意事项 | 第67页 |
·小结 | 第67-68页 |
第五章 结论及需要进一步研究的问题 | 第68-70页 |
·结论 | 第68页 |
·需要进一步研究的问题 | 第68-70页 |
参考文献 | 第70-71页 |
硕士期间发表的论文 | 第71-72页 |
致谢 | 第72-73页 |
西北工业大学业学位论文知识产权声明书 | 第73页 |
西北工业大学学位论文原创性声明 | 第73页 |