FPGA在雷达信号处理中的设计与应用
前言 | 第1-14页 |
第一章 概述 | 第14-21页 |
1.1 FPGA在雷达信号处理中的广泛应用 | 第14页 |
1.2 FPGA的基本结构和设计流程 | 第14-17页 |
1.2.1 FPGA的基本结构 | 第14-15页 |
1.2.2 FPGA的设计流程 | 第15-17页 |
1.3 雷达信号处理的主要内容 | 第17-21页 |
1.3.1 雷达信号处理的基本理论 | 第17-19页 |
1.3.2 雷达信号的脉冲压缩处理 | 第19页 |
1.3.3 雷达信号的频域处理 | 第19-21页 |
第二章 FIR数字滤波器的设计与应用 | 第21-34页 |
2.I FIR数字滤波器的设计 | 第21-25页 |
2.1.1 用窗函数法设计线性相位 FIR滤波器 | 第22-24页 |
2.1.2 FIR数字滤波器的结构 | 第24-25页 |
2.2 数字动目标显示(DMTI) | 第25-28页 |
2.2.1 MTI的基本原理 | 第25-26页 |
2.2.2 MTI的设计实现 | 第26-28页 |
2.3 数字动目标检测(DMTD) | 第28-34页 |
2.3.1 MTD的基本原理 | 第28-29页 |
2.3.2 MTD的设计及其 FPGA实现 | 第29-34页 |
第三章 数字脉冲压缩(DPC)处理 | 第34-47页 |
3.1 脉冲压缩的基本原理 | 第34-37页 |
3.1.1 脉冲压缩的概念 | 第34页 |
3.1.2 脉冲压缩的几种信号 | 第34-37页 |
3.2 LFM信号数字脉冲压缩及其 FPGA实现 | 第37-44页 |
3.2.1 线性调频信号的数字产生 | 第37-39页 |
3.2.2 线性调频信号的数字脉冲压缩方法 | 第39-44页 |
3.3 二相巴克码的数字脉冲压缩处理 | 第44-47页 |
第四章 SD转换器的 PPGA设计 | 第47-63页 |
4.1 Cyclone系列芯片介绍 | 第47-48页 |
4.2 SD转换器的设计 | 第48-61页 |
4.2.1 SD转换器设计的基本原理 | 第48-49页 |
4.2.2 SD转换器设计的实现 | 第49-61页 |
4.3 器件的编程与配置 | 第61-63页 |
结束语 | 第63-64页 |
参考文献 | 第64-66页 |
附录(PCB板图) | 第66-67页 |