基于FPGA的GPIB控制器的IP核设计
| 摘要 | 第1-7页 |
| ABSTRACT | 第7-12页 |
| 第1章 绪论 | 第12-16页 |
| ·课题的背景及意义 | 第12-13页 |
| ·国际国内研究状况和进展 | 第13页 |
| ·设计的总体思路 | 第13-14页 |
| ·课题所完成的工作 | 第14页 |
| ·课题的组织结构 | 第14-16页 |
| 第2章 FPGA及IP核设计方法 | 第16-22页 |
| ·FPGA开发的基本知识 | 第16-19页 |
| ·FPGA简介 | 第16页 |
| ·FPGA的基本结构 | 第16-17页 |
| ·FPGA的设计流程 | 第17-19页 |
| ·IP核介绍及设计方法 | 第19-21页 |
| ·IP核设计方法 | 第20页 |
| ·Quartus Ⅱ简介 | 第20-21页 |
| ·自顶向下(TOP-DOWN)设计的基本概念 | 第21页 |
| ·FPGA设计芯片的选择 | 第21-22页 |
| 第3章 基于FPGA的GPIB控制器的设计思想 | 第22-33页 |
| ·GPIB总线介绍 | 第22页 |
| ·GPIB接口的基本特征与特点 | 第22-23页 |
| ·GPIB接口系统的功能 | 第23-25页 |
| ·GPIB的母线结构及信号线 | 第25-29页 |
| ·GPIB接口的设计思想 | 第29-33页 |
| ·GPIB接口芯片的设计方案选择 | 第29页 |
| ·GPIB接口芯片的总体设计 | 第29-33页 |
| 第4章 GPIB控制器IP核接口功能的设计与实现 | 第33-62页 |
| ·有限状态机简介 | 第33页 |
| ·GPIB母线通信的接口功能设计 | 第33-60页 |
| ·听者接口功能(L) | 第36-40页 |
| ·讲者接口功能(T) | 第40-43页 |
| ·受方挂钩功能(AH) | 第43-46页 |
| ·源方挂钩功能(SH) | 第46-50页 |
| ·远地\本地接口功能(RL) | 第50-52页 |
| ·器件触发功能(DT) | 第52-54页 |
| ·器件清除接口(DC) | 第54-55页 |
| ·控者接口功能(C) | 第55-58页 |
| ·服务请求功能(SR) | 第58-59页 |
| ·并行查询接口功能(PP) | 第59-60页 |
| ·主状态机的实现 | 第60-62页 |
| 第5章 GPIB控制器IP核数据通道设计与实现 | 第62-75页 |
| ·内部寄存器设计 | 第62-68页 |
| ·主要寄存器的实现 | 第68-69页 |
| ·数据输入寄存器(DIR) | 第68-69页 |
| ·数据输出寄存器(DOR) | 第69页 |
| ·I/O通道的实现 | 第69-70页 |
| ·译码电路设计 | 第70-73页 |
| ·地址译码器 | 第71-72页 |
| ·多线消息译码器 | 第72页 |
| ·辅助寄存器译码器 | 第72-73页 |
| ·数据通道的实现 | 第73-75页 |
| 第6章 GPIB控制器的IP核实现与功能验证 | 第75-84页 |
| ·GPIB控制器系统的搭接 | 第75-77页 |
| ·后仿真 | 第77-79页 |
| ·接收器件消息过程的仿真 | 第77-78页 |
| ·发送器件消息过程的仿真 | 第78-79页 |
| ·FPGA资源分配及实现 | 第79-80页 |
| ·芯片测试 | 第80-84页 |
| ·JTAG测试原理 | 第81-82页 |
| ·外围电路的设计 | 第82页 |
| ·芯片测试 | 第82-84页 |
| 结论与展望 | 第84-85页 |
| 致谢 | 第85-86页 |
| 参考文献 | 第86-89页 |
| 攻读硕士学位期间发表的论文 | 第89-90页 |
| 附录1 ACEX1K功能示意图 | 第90-91页 |
| 附录2 NAT9914管脚说明 | 第91页 |