首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

基于FPGA的GPIB控制器的IP核设计

摘要第1-7页
ABSTRACT第7-12页
第1章 绪论第12-16页
   ·课题的背景及意义第12-13页
   ·国际国内研究状况和进展第13页
   ·设计的总体思路第13-14页
   ·课题所完成的工作第14页
   ·课题的组织结构第14-16页
第2章 FPGA及IP核设计方法第16-22页
   ·FPGA开发的基本知识第16-19页
     ·FPGA简介第16页
     ·FPGA的基本结构第16-17页
     ·FPGA的设计流程第17-19页
   ·IP核介绍及设计方法第19-21页
     ·IP核设计方法第20页
     ·Quartus Ⅱ简介第20-21页
     ·自顶向下(TOP-DOWN)设计的基本概念第21页
   ·FPGA设计芯片的选择第21-22页
第3章 基于FPGA的GPIB控制器的设计思想第22-33页
   ·GPIB总线介绍第22页
   ·GPIB接口的基本特征与特点第22-23页
   ·GPIB接口系统的功能第23-25页
   ·GPIB的母线结构及信号线第25-29页
   ·GPIB接口的设计思想第29-33页
     ·GPIB接口芯片的设计方案选择第29页
     ·GPIB接口芯片的总体设计第29-33页
第4章 GPIB控制器IP核接口功能的设计与实现第33-62页
   ·有限状态机简介第33页
   ·GPIB母线通信的接口功能设计第33-60页
     ·听者接口功能(L)第36-40页
     ·讲者接口功能(T)第40-43页
     ·受方挂钩功能(AH)第43-46页
     ·源方挂钩功能(SH)第46-50页
     ·远地\本地接口功能(RL)第50-52页
     ·器件触发功能(DT)第52-54页
     ·器件清除接口(DC)第54-55页
     ·控者接口功能(C)第55-58页
     ·服务请求功能(SR)第58-59页
     ·并行查询接口功能(PP)第59-60页
   ·主状态机的实现第60-62页
第5章 GPIB控制器IP核数据通道设计与实现第62-75页
   ·内部寄存器设计第62-68页
   ·主要寄存器的实现第68-69页
     ·数据输入寄存器(DIR)第68-69页
     ·数据输出寄存器(DOR)第69页
   ·I/O通道的实现第69-70页
   ·译码电路设计第70-73页
     ·地址译码器第71-72页
     ·多线消息译码器第72页
     ·辅助寄存器译码器第72-73页
   ·数据通道的实现第73-75页
第6章 GPIB控制器的IP核实现与功能验证第75-84页
   ·GPIB控制器系统的搭接第75-77页
   ·后仿真第77-79页
     ·接收器件消息过程的仿真第77-78页
     ·发送器件消息过程的仿真第78-79页
   ·FPGA资源分配及实现第79-80页
   ·芯片测试第80-84页
     ·JTAG测试原理第81-82页
     ·外围电路的设计第82页
     ·芯片测试第82-84页
结论与展望第84-85页
致谢第85-86页
参考文献第86-89页
攻读硕士学位期间发表的论文第89-90页
附录1 ACEX1K功能示意图第90-91页
附录2 NAT9914管脚说明第91页

论文共91页,点击 下载论文
上一篇:无线接收机用CMOS低噪声放大器的研究
下一篇:成功女性科学家因素研究