摘要 | 第1-4页 |
Abstract | 第4-5页 |
目录 | 第5-6页 |
第1章 绪论 | 第6-9页 |
·研究背景 | 第6-7页 |
·国内外研究现状 | 第7页 |
·本论文的主要工作 | 第7-9页 |
第2章 FPGA硬件平台与数据采集模块 | 第9-18页 |
·FPGA的基本结构 | 第9-11页 |
·DE2开发平台 | 第11-12页 |
·软件开发环境QuartusⅡ | 第12-14页 |
·双通道高速数据采集模块 | 第14-16页 |
·数据采集板与FPGA开发板的连接 | 第16-18页 |
第3章 数字下变频原理及设计 | 第18-29页 |
·数字下变频的基本原理 | 第18-20页 |
·数字下变频的结构 | 第19-20页 |
·影响性能的主要因素和技术指标 | 第20页 |
·数字下变频的设计 | 第20-29页 |
·数控振荡器(NCO)的设计 | 第20-24页 |
·积分梳状(CIC)滤波器的设计 | 第24-25页 |
·半带(HB)滤波器的设计 | 第25-28页 |
·FIR滤波器的设计 | 第28-29页 |
第4章 数字下变频(DDC)的Matlab完整建模 | 第29-41页 |
·System Generator介绍 | 第29-30页 |
·System Generator开发流程 | 第30-31页 |
·DDC平台的构建与仿真 | 第31-41页 |
第5章 数字下变频器的FPGA实现与测试 | 第41-57页 |
·系统总体硬件框图 | 第41-42页 |
·数字下变频的硬件实现 | 第42-55页 |
·数据采集电路 | 第42-45页 |
·NCO模块的FPGA实现 | 第45-48页 |
·数字混频器实现 | 第48-51页 |
·级联积分梳状(CIC)滤波器的FPGA实现 | 第51-52页 |
·时钟变换模块 | 第52-53页 |
·FIR模块的FPGA实现 | 第53-55页 |
·系统的测试仿真 | 第55-57页 |
第6章 总结与展望 | 第57-58页 |
·总结 | 第57页 |
·展望 | 第57-58页 |
参考文献 | 第58-60页 |
攻读硕士学位期间的科研成果 | 第60-61页 |
致谢 | 第61页 |