摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
主要符号说明 | 第9-11页 |
第一章 绪论 | 第11-17页 |
·课题研究背景 | 第11-12页 |
·国内外研究现状 | 第12-14页 |
·GPS 研究现状概述 | 第12页 |
·国外研究现状 | 第12-13页 |
·国内研究现状 | 第13-14页 |
·立项可行性与必要性 | 第14页 |
·高动态 GPS 接收机设计指标 | 第14-15页 |
·论文主要内容 | 第15-16页 |
·本章小结 | 第16-17页 |
第二章 GPS 系统概述 | 第17-25页 |
·GPS 系统构成 | 第17-18页 |
·地面控制部分 | 第17页 |
·空间部分 | 第17-18页 |
·用户部分 | 第18页 |
·GPS 卫星信号构成 | 第18-21页 |
·扩频通信原理 | 第18-19页 |
·GPS 卫星导航电文 | 第19-20页 |
·C/A 码的产生与特性 | 第20页 |
·GPS 卫星信号产生 | 第20-21页 |
·伪距测量原理 | 第21-22页 |
·GPS 接收机定位原理及误差处理 | 第22-24页 |
·GPS 定位原理介绍 | 第22-23页 |
·GPS 系统误差源及修正方法 | 第23-24页 |
·本章小结 | 第24-25页 |
第三章 GPS 接收机总体方案设计 | 第25-46页 |
·硬件总体方案 | 第26-34页 |
·GP2000 芯片组及 DSP 系统概述 | 第26-30页 |
·基于 TMS320C32 和 GP2000 芯片组的硬件方案 | 第30-33页 |
·基于 TMS320C6713 和 GP2000 芯片组的硬件方案 | 第33-34页 |
·软件总体方案 | 第34-44页 |
·信号处理模块算法设计 | 第34-40页 |
·应用处理模块算法设计 | 第40-43页 |
·接收机系统软件设计 | 第43-44页 |
·GPS 接收机总体方案及指标分析 | 第44-45页 |
·本章小结 | 第45-46页 |
第四章 硬件平台研制 | 第46-78页 |
·射频前端模块研制 | 第46-50页 |
·1575.42MHz 射频滤波电路设计 | 第46-47页 |
·GP2010 外围电路设计 | 第47-48页 |
·175.42MHz 滤波电路设计 | 第48-49页 |
·35.42MHz 滤波电路设计 | 第49-50页 |
·信号处理模块研制 | 第50-54页 |
·GP2021 工作模式选择 | 第50-51页 |
·GP2021 相关器主要寄存器配置 | 第51页 |
·串口传输模块设计 | 第51-54页 |
·基于TMS320C32 的应用处理模块研制 | 第54-64页 |
·最小系统设计 | 第54-55页 |
·TMS320C32 地址空间规划设计 | 第55-56页 |
·GP2021 和 TMS320C32 逻辑接口设计 | 第56-58页 |
·TMS320C32 与外扩 SRAM 的实现及时序分析 | 第58-61页 |
·EEPROM 及 BOOTLOADER 设计 | 第61-63页 |
·电源去耦与隔离设计 | 第63-64页 |
·基于TM5320C6713 的应用处理模块研制 | 第64-68页 |
·DEC6713 开发板及 EMIF 接口介绍 | 第64-66页 |
·TMS320C6713 与 GP2021 的逻辑连接 | 第66-68页 |
·相关器及DSP 系统的接口电路设计 | 第68-76页 |
·GP2021 与 TMS320C32 接口设计与时序分析 | 第68-71页 |
·GP2021 与 TMS320C6713 接口设计与时序分析 | 第71-76页 |
·PCB 板绘制 | 第76-77页 |
·本章小结 | 第77-78页 |
第五章 载波跟踪环设计 | 第78-88页 |
·锁相环技术 | 第78-79页 |
·模拟滤波器数字化的几点考虑 | 第79-81页 |
·载波跟踪环设计 | 第81-84页 |
·载波跟踪环设计 | 第81-82页 |
·叉积自动频率跟踪环(CPAFC) | 第82-84页 |
·载波跟踪算法的仿真研究 | 第84-87页 |
·本章小结 | 第87-88页 |
第六章 系统调试 | 第88-93页 |
·射频前端模块调试 | 第88-89页 |
·基于TMS320C32 应用处理模块调试 | 第89-90页 |
·GP2021 及DSP 系统的接口电路调试 | 第90-91页 |
·接收机定位结果图 | 第91页 |
·本章小结 | 第91-93页 |
第七章 总结 | 第93-95页 |
·主要工作回顾 | 第93页 |
·本课题今后需进一步研究的地方 | 第93-95页 |
参考文献 | 第95-97页 |
附录A 中断产生程序 | 第97-99页 |
附录B EEPROM 烧写程序 | 第99-100页 |
附录C GAL 烧写程序 | 第100-101页 |
附录D 接收机PCB 图 | 第101-102页 |
附录E 接收机原理图 | 第102-103页 |
附录F 接收机实物图 | 第103-104页 |
个人简历 在读期间发表的学术论文 | 第104-105页 |
致谢 | 第105页 |