| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-9页 |
| ·课题的研究背景和意义 | 第7-8页 |
| ·论文所做工作和章节安排 | 第8-9页 |
| 第二章 Sigma-Delta A/D 转换器技术基础 | 第9-23页 |
| ·模数转换器的技术指标 | 第9-13页 |
| ·量化噪声 | 第10-11页 |
| ·A/D 转换器的静态特性 | 第11-12页 |
| ·A/D 转换器的动态特性 | 第12-13页 |
| ·Sigma-Delta A/D 转换器原理 | 第13页 |
| ·Sigma-Delta 调制器原理 | 第13-16页 |
| ·过采样技术 | 第14-15页 |
| ·噪声整形技术 | 第15-16页 |
| ·Sigma-Delta 调制器的结构 | 第16-22页 |
| ·单环路Sigma-Delta 调制器结构 | 第16-19页 |
| ·级联MASH(多级噪声整形)调制器结构 | 第19-22页 |
| ·小结 | 第22-23页 |
| 第三章 调制器系统设计 | 第23-37页 |
| ·调制器参数的确定 | 第23-24页 |
| ·调制器结构的选择 | 第24页 |
| ·调制器系数的确定 | 第24-28页 |
| ·非理想因素的考虑 | 第28-35页 |
| ·运放的有限增益 | 第28-30页 |
| ·运放的有限单位增益带宽和压摆率 | 第30-32页 |
| ·运放的饱和电压影响 | 第32页 |
| ·非理想开关 | 第32-34页 |
| ·时钟抖动 | 第34-35页 |
| ·小结 | 第35-37页 |
| 第四章 调制器电路设计 | 第37-57页 |
| ·积分器的设计 | 第37-46页 |
| ·运放的设计 | 第37-42页 |
| ·开关的设计 | 第42-44页 |
| ·电容的设计 | 第44-46页 |
| ·比较器的设计 | 第46-48页 |
| ·带隙基准源的设计 | 第48-51页 |
| ·带隙基准电压源原理 | 第48-49页 |
| ·低温度系数带隙基准源设计 | 第49-50页 |
| ·带隙基准源的仿真 | 第50-51页 |
| ·两相非交叠时钟电路 | 第51-54页 |
| ·整体电路设计和仿真 | 第54-55页 |
| ·小结 | 第55-57页 |
| 第五章 数字滤波器设计 | 第57-73页 |
| ·分级抽取 | 第57-59页 |
| ·梳状滤波器 | 第59-60页 |
| ·级联积分梳状滤波器 | 第60-65页 |
| ·级联积分梳状滤波器的基本结构 | 第60-61页 |
| ·级联积分梳状滤波器的频率特性 | 第61-62页 |
| ·级联积分梳状滤波器的字长选择 | 第62-63页 |
| ·级联积分梳状滤波器的仿真结果 | 第63-65页 |
| ·半带滤波器 | 第65-67页 |
| ·FIR 滤波器 | 第67-70页 |
| ·小结 | 第70-73页 |
| 第六章 版图设计 | 第73-75页 |
| 第七章 总结与展望 | 第75-77页 |
| 致谢 | 第77-79页 |
| 参考文献 | 第79-81页 |
| 附录:半带滤波器的Verilog HDL 程序 | 第81-85页 |